时钟切换电路
    61.
    实用新型

    公开(公告)号:CN201035447Y

    公开(公告)日:2008-03-12

    申请号:CN200720036953.9

    申请日:2007-05-11

    Applicant: 东南大学

    Abstract: 一种时钟切换电路,尤其是涉及一种无毛刺时钟切换电路。包括有数据选择器、级联的三级同步电路、延时电路和门控电路,数据选择器切换输入的时钟信号产生有毛刺的时钟信号,三级同步电路同步于数据选择器输出的时钟信号,第一级同步电路和第三级同步电路的输出信号在门控电路中进行异或,用于屏蔽时钟信号切换后产生的毛刺,延时电路使时钟信号延时,避免时钟信号边沿与同步电路输出的电平同时翻转,从而产生新的毛刺,本实用新型时钟切换电路用于具有多路时钟信号的系统中,实现时钟的无毛刺切换。

    低功耗静态随机存储器
    62.
    实用新型

    公开(公告)号:CN2751413Y

    公开(公告)日:2006-01-11

    申请号:CN200420080777.5

    申请日:2004-11-03

    Applicant: 东南大学

    Abstract: 低位线摆幅的低功耗静态随机存储器是一种高性能存储器的设计,该存储器包括基于电荷共享的预充电电路、存储体单元、行解码器、列解码器、选择器、读写控制电路、灵敏放大器、输入处理电路;其中,基于电荷共享的预充电电路的“位线”端分别接选择器的“双向端口”,行解码器与“字线”相接,在每对两相邻的“位线”上分别接有一个存储体单元,存储体单元的“字线”端接在“字线”上;列解码器输出端分别接选择器的“使能信号”端;读写控制电路的输入端接读写信号,输出端中的“放大器使能信号”接灵敏放大器,输出端中的“写使能信号”接输入处理电路;输入处理电路的输出端分别接灵敏放大器以及选择器的输入端。

    一种实现片上影子堆栈存储器的电路

    公开(公告)号:CN201060485Y

    公开(公告)日:2008-05-14

    申请号:CN200720041320.7

    申请日:2007-08-03

    Applicant: 东南大学

    CPC classification number: Y02D10/13

    Abstract: 本实用新型公开了一种实现片上影子堆栈存储器的电路,涉及微处理器内部堆栈操作方法和存储电路。包括片上影子堆栈存储器,配置寄存器,片选电路,地址比较电路,地址译码电路,存储控制器,片外存储器等。采用动态配置的方法,将在片外存储器中高频率访问的堆栈段单元的数据映射到片上影子堆栈存储器中,在微处理器进行堆栈操作时,访问片上影子堆栈存储器。因此,可以避免因访问堆栈而使得存储器页面缺失的问题,减少了不必要的页面切换时间。同时利用该片上影子堆栈存储器还降低了存储功耗,加快了微处理器的运行速度使得片上系统性能大为提升,解决了当前手持终端和消费类电子在性能和功耗上的问题。

Patent Agency Ranking