-
公开(公告)号:CN103346970A
公开(公告)日:2013-10-09
申请号:CN201310329257.7
申请日:2013-07-31
Applicant: 哈尔滨工业大学
IPC: H04L12/761
Abstract: 一种SpaceWire动态路由实现方法,涉及一种spaceWire路由实现方法。它是为了解决现有的SpaceWire路由器均为静态路由器,导致应用灵活性差,以及spaceWire网络的扩展性也较差的问题。其方法:新加入的SpaceWire节点加入网络后,首先广播发出一个路由请求数据包,网络系统中的SpaceWire路由器接收到此数据包时,根据对应的物理端口更新路由请求数据包中的物理地址并广播转发,更新路由表。其它SpaceWire节点更新所存储的其它节点信息后,加入自己的相关信息后,形成路由请求回复数据包发送给新加入SpaceWire节点。路由请求回复数据包经过SpaceWire路由器时,SpaceWire路由器更新数据包中的物理地址后转发给新加入SpaceWire节点。新加入SpaceWire节点收到路由请求回复数据包后,更新所存储的其它节点的相关信息。本发明适用于通信过程中的动态路由建立。
-
公开(公告)号:CN102305911B
公开(公告)日:2013-05-01
申请号:CN201110162065.2
申请日:2011-06-16
Applicant: 哈尔滨工业大学
IPC: G01R31/3185
Abstract: 利用差值进行二次分配的扫描链平衡方法。它涉及系统芯片SOC测试技术领域。它为了缩短SOC的测试时间,进而降低测试费用。首先,将IP核内部各扫描链按照降序排列,从中找到最大的扫描链S(max),将最大的扫描链S(max)除以调整系数adj的长度作为基准长度,最接近于基准长度的扫描链设定为基准的扫描链S(adj);然后,将IP核内部各扫描链的长度与基准的扫描链S(adj)的长度进行比较,大于基准的扫描链S(adj)则设定为长扫描链S>,小于等于基准的扫描链S(adj)则设定为短扫描链S≤,将所有长扫描链S>按照基准的扫描链S(adj)的长度进行第一次分配;再计算出每一个长扫描链S>与基准的扫描链S(adj)的差值di’,将所有短扫描链S≤与所有差值di’从大到小排序后,进行第二次分配。它应用于集成电路中。
-
公开(公告)号:CN101806559B
公开(公告)日:2012-11-14
申请号:CN201010136946.2
申请日:2010-03-31
Applicant: 哈尔滨工业大学
IPC: F41G7/00
Abstract: 半实物仿真模拟器的遥测数据接收转发方法及装置,属于航空航天领域,本发明为解决现有半实物仿真导弹遥测系统进行振动试验测试时,通过无线方式接收到的易受干扰、误码率高的问题。本发明半实物仿真模拟器的遥测数据接收转发方法为:将所述遥测数据接收转发装置通过定位孔固定在弹上信息处理器上,遥测数据接收转发装置包括FPGA、遥测数据接收端口电路、数据转发端口电路和存储单元,遥测数据接收端口电路接收弹上信息处理器的遥测数据,并传输给FPGA处理,FPGA处理后的数据存储在存储单元中,当接收完数据,且转台静止后,数据转发端口电路在地面接收装置的控制下将存储单元中的数据转发给地面接收装置,完成遥测数据接收和转发。
-
公开(公告)号:CN102664622A
公开(公告)日:2012-09-12
申请号:CN201210050004.1
申请日:2012-02-29
Applicant: 哈尔滨工业大学
IPC: H03K19/177 , G01R1/00
Abstract: 支持四种工作模式的矩阵开关的控制系统及方法,涉及一种矩阵开关的控制系统,为了解决现有开关模块中不能实现精确时间定时切换信号和不同开关模块之间不能同步切换信号的问题。命令打包单元用来对总线接口数据打包成开关切换命令码,缓冲区用来存储连续开关切换命令,寄存器组用来设置开关切换命令控制单元工作模式和实时监控开关切换命令缓冲区的状态;开关切换命令控制单元控制开关切换命令执行单元执行命令;通过总线接口输入的工作模式信息,可实现立即运行、命令触发、硬线单次触发、硬线连续触发4种开关切换模式。它用于控制矩阵开关。
-
公开(公告)号:CN101976216B
公开(公告)日:2012-09-05
申请号:CN201010519749.9
申请日:2010-10-26
Applicant: 哈尔滨工业大学
IPC: G06F11/22
Abstract: 基于IEEE 1500标准的IP核测试结构及测试方法,涉及IP核测试结构和方法,解决了现有的IP核测试技术耗时长、测试效率低的问题,过程如下:一、开启配置信号生成模块,生成测试所需的配置信号;二、开启命令总线分配模块,在配置信号的作用下将命令总线与被测IP核的命令信号线相连。三、开启测试指令生成模块,在上层控制指令的作用下,给被测IP核提供控制信号和编码后的测试指令。四、开启数据总线分配模块,配置测试数据传输的通路。五、开启相应的测试数据生成模块,给被测IP核提供测试激励。六、使被测IP核正常工作,捕获IP核的测试响应。本发明通过在FPGA内增加测试结构实现了IP核的测试,设计简单而灵活。
-
公开(公告)号:CN102495357A
公开(公告)日:2012-06-13
申请号:CN201110382188.7
申请日:2011-11-25
Applicant: 哈尔滨工业大学
IPC: G01R31/3185
Abstract: 一种基于比较器响应分析器的输入向量监测并发内建自测试电路。它涉及SOC的测试装置。它解决了现有测试中存在的硬件成本过高、测试延时过大以至于一些输入引脚较多的电路无法被监测的问题。被测集成电路有n个原始输入信号,在原始输入信号中选择t个作为地址信号,n-t个为非地址信号,t个地址信号的组合后均不相同,通过二选一多路选择器选择信号发给测试集发生器和被测集成电路;比较器对选择器信号与列输出信号进行比较,并向测试集发生器发比较信号;测试集发生器和被测集成电路分别发行输出信号和实际输出信号给响应分析器,响应分析器对两个信号进行比较,并发测试结果。应用于一些原来不可测的电路中进行检测。
-
公开(公告)号:CN102279296A
公开(公告)日:2011-12-14
申请号:CN201110167193.6
申请日:2011-06-21
Applicant: 哈尔滨工业大学
IPC: G01R1/30
Abstract: SOCs测试封装扫描信号输入单元和扫描结果输出单元,涉及一种SOCs测试封装扫描单元结构,为了解决实现母核和子核的并行测试的不安全问题,SOCs测试封装扫描信号输入单元,它包括一号多路选择器、二号多路选择器、三号多路选择器、一号触发器和二号触发器,它还包括CMOS传输门;SOCs测试封装扫描结果输出单元,它包括四号多路选择器、五号多路选择器、六号多路选择器、七号多路选择器、三号触发器和四号触发器,它还包括CMOS传输门,CMOS传输门包括NMOS管和PMOS管,NMOS管和PMOS管的源极相连作为输入端,漏极相连作为输出端,栅极作为控制端,用于SOCs的测试。
-
公开(公告)号:CN102063113A
公开(公告)日:2011-05-18
申请号:CN201010611195.5
申请日:2010-12-29
Applicant: 哈尔滨工业大学
IPC: G05B19/418
CPC classification number: Y02P90/02
Abstract: 基于M模块的LXI设备标准化软件架构,属于自动测试领域,本发明为解决在现有的标准化LXI设备硬件基础上开发程序过程复杂的问题。本发明包括LL驱动层、HL驱动层、上位机端测试功能相关应用层和测试设备相关应用层,LL驱动层驱动:用于实现M模块的M/MA接口中规定的9个函数;HL驱动层驱动:调用LL驱动层的函数;测试功能相关应用层:属于上位机端应用程序的第一层,将HL驱动层提供的函数接口重新封装,并把封装好的函数接口提供给测试设备相关应用层调用;测试设备相关应用层:属于上位机端应用程序的顶层,用于把用户需要的测试流程分解成具体的测试功能,再去调用测试功能相关应用层提供的接口函数完成相关功能。
-
公开(公告)号:CN102043122A
公开(公告)日:2011-05-04
申请号:CN201010572388.4
申请日:2011-01-17
Applicant: 哈尔滨工业大学
IPC: G01R31/317 , G01R31/3181
Abstract: 一种改进扫描链单元及基于该单元的非并发测试方法,属于片上系统测试领域,本发明为解决现有基于扫描链的非并发方式的在线测试方法存在对时序的要求比较严格、控制难度大、且无法一次移入多组测试向量的问题。本发明所述改进扫描链单元用于代替片上系统中的D触发器,该单元中有两个触发器和两个选择器,第一触发器是构成原电路扫描链的基本单元,实现与原D触发器相同功能,第二触发器是为进行测试时保存数据而引入的。两个数据选择器通过使能端来控制数据的流向,第一选择器控制第二触发器中的数据是否可以送到第一触发器,第二选择器控制第一触发器的工作状态或扫描状态。此单元可输入多组测试向量连续测试。测试前后不改变电路的运行状态。
-
公开(公告)号:CN101995544A
公开(公告)日:2011-03-30
申请号:CN201010566520.0
申请日:2010-11-30
Applicant: 哈尔滨工业大学
IPC: G01R31/28 , G01R31/3185
Abstract: 一种具有灵活分配测试存取机制的SOC测试调度方法,本发明涉及集成电路测试领域,能够使IP核测试存取机制的分配方式更加灵活,更好的实现IP核的并行测试,从而缩短测试时间。它包括下述步骤:根据BFD算法,找出待测SOC内部各个IP核的pareto-point;根据vt-1产生N个随机样本;利用B*-Tree二叉树结构计算各个IP核的布局;选择部分IP核进行灵活的TAM分配;利用CE方法求解各个IP核的的总线分配和时间分配,直到满足CE收敛的条件。本发明用于SOC的测试。
-
-
-
-
-
-
-
-
-