-
-
公开(公告)号:CN103970720B
公开(公告)日:2018-02-02
申请号:CN201410241289.6
申请日:2014-05-30
Applicant: 东南大学
IPC: G06F17/16
Abstract: 本发明公开了一种基于大规模粗粒度嵌入式可重构系统及其处理方法,其包括:系统总线、配置总线、嵌入式微处理器、数据存储器、可重构处理器、重构控制器、中断控制器和直接存储器访问控制器。该方法针对常用的矩阵求逆算法,在可重构处理器中设计了4个特殊的可重构阵列和一个片上数据传输单元,通过将矩阵求逆算法映射到包含多个基本运算的可重构阵列上,提高运算并行度,从而提升运算效率。同时,通过片上数据传输网络优化了阵列间的数据交换。
-
公开(公告)号:CN103927270B
公开(公告)日:2017-02-08
申请号:CN201410176151.2
申请日:2014-04-28
Applicant: 东南大学
IPC: G06F12/0862
Abstract: 本发明公开了一种面向多个粗粒度动态可重构阵列的共享数据缓存装置及其控制方法,包括可重构阵列数据缓存控制单元:用于控制可重构阵列与可重构阵列数据缓存单元以及可重构阵列数据缓存单元与外部存储器之间的数据交互;可重构阵列数据缓存单元:用于存储从外部存储器取到的数据;外部存储器数据预取缓存单元:用于从外部存储器预取即将访问的数据到可重构阵列数据缓存单元;数据访存重构单元:用于发送可重构阵列数据缓存单元所需的地址信息以及步长信息。并提供了实现可重构系统中多个粗粒度动态可重构阵列的共享数据的控制方法,减少访问冲突,节省了可重构系统数据处理的时间,提高了大规模粗粒度可重构阵列的计算性能。
-
公开(公告)号:CN105897408A
公开(公告)日:2016-08-24
申请号:CN201610422786.5
申请日:2016-06-14
Applicant: 东南大学
CPC classification number: H04L9/0625 , H04L9/0631 , H04L63/1441 , H04L63/1475
Abstract: 本发明公开了一种基于随机延时的面向DES算法的抗功耗攻击方法,在DES算法中添加随机数发生器和随机延时模块,在寄存器与轮操作模块之间提供多条不同延时的路径,并通过随机数发生器产生的随机数来随机选择一条路径,使得轮操作模块产生功耗的时间点在一个时钟周期中趋于随机化。本发明有效降低了DES算法中基于汉明重量的假设功耗和实际功耗轨迹的相关性,可以有效抵抗基于汉明重量模型的功耗攻击。
-
公开(公告)号:CN203706197U
公开(公告)日:2014-07-09
申请号:CN201420060846.X
申请日:2014-02-10
Applicant: 东南大学
Abstract: 本实用新型公开了一种粗粒度动态可重构数据规整控制单元结构,其数据流控制模块包括三个部分:矢量加载模块,矢量移相模块,解包分发模块。三个模块通过双缓冲寄存器实现多层次的复合两级流水线,并通过硬件握手实现流水线的同步。其中,矢量加载模块通过动态重构配置实现对不同数据地址空间的访问,完成数据从存储器到矢量数据寄存器文件的加载。矢量移相模块通过动态可重构配置的方式实现对数据流的移位,拼接等操作,输出数据写入矢量相移寄存器文件。解包分发模块通过配置实现寄存器数据的分发操作,满足阵列对计算数据并发输入的需求。这种粗粒度动态可重构数据规整控制单元结构有效解决了数据加载过程中的非对齐存取和数据规整的问题。
-
公开(公告)号:CN202995701U
公开(公告)日:2013-06-12
申请号:CN201220688457.2
申请日:2012-12-13
Applicant: 东南大学
Abstract: 本实用新型公开了一种基于预先解码分析的数据信息缓存管理系统,包括流媒体处理器模块、数据信息预取FIFO模块、数据信息缓存单元和数据信息缓存控制器模块。本实用新型通过尽量利用重复数据,减少数据传输时间,减少数据带宽占用及在外部存储器中的换行延迟,以提高大规模粗粒度可重构系统的数据访问效率,使得性能提升。
-
-
公开(公告)号:CN203982379U
公开(公告)日:2014-12-03
申请号:CN201420192546.7
申请日:2014-04-18
Applicant: 东南大学
IPC: G06F15/173
Abstract: 本实用新型公开了一种用于粗粒度动态可重构阵列的多模式数据传输互连器,所述互连器包括多模式互连控制器以及多模式互连结构模块;所述多模式互连控制器用于存储不同的互连结构选择信息,并且将互连结构选择信息发送至多模式互连结构模块;所述多模式互连结构模块用于根据多模式互连控制器的互连结构选择信息在阵列上选择一种或者多种互连结构,从而实现可重构阵列中计算单元互连。所述互连器在可重构阵列上实现满足多种计算需求且计算性能良好的互连结构,此外互连结构还具有易于扩展、功耗低、面积小的优点。
-
公开(公告)号:CN203706196U
公开(公告)日:2014-07-09
申请号:CN201420060189.9
申请日:2014-02-10
Applicant: 东南大学
IPC: G06F9/30
Abstract: 本实用新型公开了一种粗粒度可重构层次化的阵列寄存器文件结构,包括全局寄存器文件、本地寄存器文件和分布式寄存器文件。全局寄存器文件:作为连接系统控制内核和可重构阵列的共享寄存器,不仅满足系统对可重构架构调用时的参数传递问题,而且作为阵列上每个单元都可以连接的寄存器,拥有可重构阵列中最大的扇出系数;本地寄存器文件:作为重构处理单元的私有寄存器,数据仅供自己使用;分布式寄存器文件:作为可重构阵列内部分重构计算单元数据寄存和传输通道。本实用新型通过层次化的可重构阵列寄存器文件结构设计,解决可重构计算过程中阵列数据的寄存和传输问题,提高阵列中数据变量存储效率和可重构计算性能。
-
-
-
-
-
-
-
-