基于换元思想的两通道图滤波器组系数设计优化方法

    公开(公告)号:CN114331926A

    公开(公告)日:2022-04-12

    申请号:CN202111638212.9

    申请日:2021-12-29

    Abstract: 本发明公开了基于换元思想的两通道图滤波器组系数优化设计方法。通过两个不同值域的变量作为媒介,在保证滤波器组完美重构性能不被破坏的情况下,使用换元方法将高阶数滤波器组的频率选择性误差指标进行优化,以得到在高阶数时双正交滤波器组重构误差与频率选择性误差都小的系数组。相较于现有的双正交图滤波器组设计方法只能设计低阶数的不足,本发明在高阶数滤波器组上实现创新,提出一种高阶低阶均可使用的设计方法,使得在高阶数时图滤波器组依然能够得到较好的设计效果。

    基于全通滤波器混合迭代技术的QMF组设计方法

    公开(公告)号:CN113014225A

    公开(公告)日:2021-06-22

    申请号:CN202110148894.9

    申请日:2021-02-03

    Abstract: 本发明公开了基于全通滤波器混合迭代技术的QMF组设计方法。该方法包括根据设计目标确定滤波器的个数、阶数、截止频率和每个滤波器的理想相位。然后计算滤波器的实际相位与实际相位差,得到整体失真函数的实际相位差。通过LSK处理和交替迭代的方法分别完成目标函数的分母与分子的线性化,再通过CVX工具包得到滤波器系数。最后判断结果是否满足设计要求,不满足时修正加权值后重新迭代。本方法通过数学处理,降低了设计过程中公式的复杂度与求解难度,结合了不同手段的非线性处理方法将滤波器组的整体相位误差与阻带幅度误差控制在要求范围内。

    一种基于DDS的快跳频率合成器的倍频方法

    公开(公告)号:CN111628768A

    公开(公告)日:2020-09-04

    申请号:CN202010553644.9

    申请日:2020-06-17

    Abstract: 本发明公开了一种基于DDS的快跳频率合成器的倍频方法,本发明所述基于DDS的快跳频率合成器,通过预编程的方式将频率字先写入DDS(AD9912)的缓存寄存器中,当需要频率切换时,仅需对DDS的60号管脚IO_UPDATE送入一个脉冲信号将缓存寄存器中的频率字加载到工作寄存器中,DDS在1GHz的系统时间下,转换时间仅需60ns,大大提升跳频性能,频率分辨率高。虽然DDS会产生杂散抑制和相噪特性的劣势,但本发明用较高性能的滤波器链路可以较好解决。本发明所述基于DDS的快跳频率合成器的倍频方法,根据DDS器件跳频速度极快的特点,选择了DDS直接倍频方案,可以达到跳频时间在13us左右。

    一种多端口的无方向功率衰减器

    公开(公告)号:CN110518891A

    公开(公告)日:2019-11-29

    申请号:CN201910645391.5

    申请日:2019-07-17

    Abstract: 本发明公开了一种多端口的无方向功率衰减器,本发明包括十六个π型衰减网络模块、一个16路T型衰减网络模块;本发明中16个π型衰减网络模块与16路T型衰减网络模块相连接;本发明利用简单的π型和T型衰减网络,设计了多端口且是无方向性的功率衰减器,任意端口都可作为输入与输出端口,其具有各端口之间隔离度好,高带宽以及调整衰减数值方便等优点;本发明设计的功率衰减器衰减系数为:π型衰减网络模块的衰减系数A*2+16路T型衰减网络模块的衰减系数B。

    一种猝发通信中低复杂度的GMSK解调定时同步方法

    公开(公告)号:CN109688079A

    公开(公告)日:2019-04-26

    申请号:CN201811564280.3

    申请日:2018-12-20

    CPC classification number: H04L27/10 H04L7/00 H04L27/14

    Abstract: 本发明公开了一种猝发通信中低复杂度的GMSK解调定时同步方法。在短时猝发通信系统中通常仅用一段同步序列来完成定时同步,降低了后续数据的可靠性。本发明如下:一、接收、拆分被处理序列,并进行匹配滤波。二、构造本地同步序列和位置索引序列,并建立平均功率序列。四、设定一个门限值ε,判断被处理序列是否有效。五、截取部分序列。六、计算相位,并根据相位进行旋转。本发明不需要通过环路利用大量数据即能恢复出相干载波,具有实现架构简单、复杂度低等特点。本发明通过插入多端同步序列来实现定时同步,能够有效地消除定时同步产生的累积误差,从而提高了猝发通信系统的鲁棒性。

    一种基于ADL5501的射频AGC模块

    公开(公告)号:CN106788299B

    公开(公告)日:2019-04-09

    申请号:CN201611110334.X

    申请日:2016-12-06

    Abstract: 本发明公开了一种基于ADL5501的射频AGC模块。本发明包括衰减器模块、放大模块、功分器模块,滤波模块,ADL5501检波模块、比较器模块。衰减器模块包括第一电容C1,第二电容C2,第七电容C7,第八电容C8,第十五电容C15,第一电阻R1,第二电阻R2,第三电阻R3,第七电阻R7,第八电阻R8,第九电阻R9,第十电阻R10,第十一电阻R11,第一芯片U1(型号为HSMP3866),第一三极管Q1(型号为C3355)。本发明利用ADL5501芯片的低功耗宽频带,出色的温度稳定性以及工艺稳定性,设计了一种宽频带高动态范围适用于射频电路的AGC模块,可用于大多数射频电路中。

    一种基于水下无人航行器的合成孔径声呐实时成像方法

    公开(公告)号:CN109239717A

    公开(公告)日:2019-01-18

    申请号:CN201810926177.2

    申请日:2018-08-15

    Abstract: 本发明公开了一种基于水下无人航行器的合成孔径声呐实时成像方法,本发明基于UUV的合成孔径声呐系统中的信号接收与处理机包括声呐接收机和信号处理机,是实时成像的系统核心。其中接收机将接收阵的回波信号转化为数字信号并送往信号处理机进行处理;信号处理平台接收原始回波,同时从载体获得当前的位置与姿态信息,完成运动补偿和图像重建工作。本发明可以使数据采集及处理同步进行,并且充分考虑到了载体平台运动速度变化特征,针对不同的数据包进行合成孔径成像,进而有效地实现高分辨率实时成像,有利于实时观测到当前扫过海域的成像图。并且,该方法在后续发展中可以有效地嵌入到基于FPGA的SAS系统成像算法中,提高计算效率。

    基于TDR的电表串户检测装置

    公开(公告)号:CN107247212A

    公开(公告)日:2017-10-13

    申请号:CN201710502776.7

    申请日:2017-06-27

    CPC classification number: G01R31/041

    Abstract: 本发明公开了一种在串户电表检测中提供TDR能力的检测装置,用于检测电表信息与用户信息是否正确对应。该装置能够对用户与电表的连接情况进行数据采集并排查。该装置包含吸波模块、TDR模块及数据处理模块三个部分。吸波模块安装在电网与电表之间的入表端,保证了TDR脉冲信号的单向传输,防止TDR脉冲信号流向电网端。TDR模块主要用来产生TDR脉冲信号,并将该TDR脉冲信号注入电表入户端。数据处理模块主要用于采集并处理TDR脉冲反射信号。本发明相比于现有的电表串户检测方法无需入户,减少了电表串户检测人员的工作量,提高了电表串户检测的工作效率。

    一种新型智能水表的数据采集方法

    公开(公告)号:CN107167205A

    公开(公告)日:2017-09-15

    申请号:CN201710473721.8

    申请日:2017-06-21

    CPC classification number: G01F15/068 G01F15/075

    Abstract: 本发明提供一种新型智能水表的数据采集方法,本发明由基表负责对居民用水量进行数据采集;数据存储和通讯系统模块对数据进行存储统计,对其进行调制后通过通讯模块发送至数据接收处理系统模块;数据接收处理系统模块负责接收已调制信息,对其进行解调,并统计出居民用水量信息。本发明对基表进行改装,加入自定义数据采集装置,利用线圈耦合原理,对居民用水量进行自动数据采集,既可以对用水量数据进行实时采集,又降低了智能水表制作成本。

    一种低复杂度的声学多普勒测流系统速度估算方法

    公开(公告)号:CN102901839B

    公开(公告)日:2014-08-13

    申请号:CN201210434410.8

    申请日:2012-11-05

    Abstract: 本发明涉及一种低复杂度的声学多普勒测流系统速度估算方法。现有的基于复自相关方法的流速估算效果虽然较为理想,但该方法处理流程运算量较大,实现较为复杂,硬件资源消耗较多。本发明提出一种基于延迟共轭乘积技术的低复杂度声学多普勒测流系统速度估算方法,在保证测量性能的前提下较大程度地减少了信号处理的运算量,降低了系统的复杂度并节省了硬件资源的开销。

Patent Agency Ranking