用于信号模拟的快速m序列捕获方法

    公开(公告)号:CN103823211B

    公开(公告)日:2016-03-16

    申请号:CN201410106717.4

    申请日:2014-03-21

    Abstract: 用于信号模拟的快速m序列捕获方法,属于信号模拟技术领域。本发明为了解决现有信号模拟方法中,对待模拟信号m序列的捕获耗费时间长的问题。它包括目标信号m序列的捕获、目标信号m序列的追赶及目标信号m序列的同步输出三个步骤,它首先捕获目标信号的m序列,即在已知特征多项式的条件下快速捕获m序列的当前各个状态,再利用加速时钟在一个脉冲时钟内完成整个周期的移位操作,以追赶上目标的m序列发生器达到同步。本发明用于m序列的快速捕获。

    基于自动帧重复的1553B总线硬件定时通信测试装置及方法

    公开(公告)号:CN104035852B

    公开(公告)日:2016-01-20

    申请号:CN201410244705.8

    申请日:2014-06-04

    Abstract: 基于自动帧重复的1553B总线硬件定时通信测试装置及方法,涉及通信及测试测量领域。是为了解决在多种命令数据下插入新命令数据时,现有的基于硬件定时的1553B通讯容易出现数据响应延时、数据中断及数据不完整的问题。本发明通过采用仲裁模块和不同优先级的缓存模块,并利用自动帧重复模块实现了1553B通信测试中消息间隔可变的硬件定时功能,实现了以可变间隔的1553B帧形式通信方法,并保证每一个帧内消息之间间隔可调。在没有数据更新的情况下,该方法可以在接收或发送状态下自动重复上一帧的数据内容,并实时检测是否有插入数据,若有插入数据,则优先发送插入数据,然后再发送常规数据,保证通信的实时性和可靠性。本发明适用于通信测试场合。

    一种LXI仪器的服务监听方法

    公开(公告)号:CN103117895B

    公开(公告)日:2016-01-13

    申请号:CN201310029686.2

    申请日:2013-01-25

    Abstract: 一种LXI仪器的服务监听方法,涉及LXI仪器开发领域,解决现有服务方法由于设计成并发服务的方式会存在不工作的进程仍然占用进程表的表项和系统资源,造成服务器内部资源浪费,相同的启动过程重复进行,需要更多的存储和运行空间的问题。包括监听服务请求的准备、根据配置文件常见套接字描述符、将套接字描述符添加到一个描述符集、将请求服务的端口号和通配IP地址绑定到对应服务器的套接字接口、由所述套接字接口调用listen接受服务请求、调用select扫描,调用accept接收、调用fork创建子进程、将子进程转换为守护进程、调用exec执行服务所对应的服务进程的监听过程和具体的服务过程组成。本发明可广泛应用于LXI仪器的服务监听工作。

    一种延长NANDFlash数据可靠存储时间的编码方法

    公开(公告)号:CN105204958A

    公开(公告)日:2015-12-30

    申请号:CN201510680033.X

    申请日:2015-10-19

    Abstract: 一种延长NAND Flash数据可靠存储时间的编码方法,本发明涉及延长NAND Flash数据可靠存储时间的编码方法。本发明的目的是为了解决现有NAND Flash数据可靠存储时间低、LDPC算法运算成本高,硬件的运算能力要求高,数据备份重写的问题。通过以下步骤实现:一、获得对应继续可靠存储时间长度;二、每次读取数据迭代执行一;三、执行二后,将Tstore和Tlimit比较,若达到Tlimit则执行四,若否则执行五;四、启动数据的异地更新机制,读取数据;执行ECC纠错;七、判断数据存储时间长度是否达到Tnext,若是则执行八,若否,执行九;八,当Tcurrent达到Tnext时,执行二,九;九、获得正确数据;十、结束。本发明应用于数据存储领域。

    基于Perl的EDIF网表级电路的自动可测性设计系统的自动可测性设计方法

    公开(公告)号:CN103294600B

    公开(公告)日:2015-08-19

    申请号:CN201310268649.7

    申请日:2013-06-28

    Abstract: 基于Perl的EDIF网表级电路的自动可测性设计系统的自动可测性设计方法,涉及一种EDIF网表级电路的自动可测性设计系统及自动可测性设计方法。它是为了适应对EDIF网表级电路的自动可测性设计的需求。电路源码解析模块用于对数字逻辑电路的EDIF网表级描述的分析;触发器修改模块用于用EDIF语言完对所有触发器的可测性修改;Verilog封装模块用于对EDIF网表描述电路的Verilog封装;扫描链连接模块用于对EDIF网表描述电路用Verilog语言完成电路的扫描链设计;可测性电路生成模块用于对电路的再次Verilog封装;测试验证模块用于生成测试文件并对可测性设计后的电路进行验证。本发明适用于EDIF网表级电路的自动可测性设计。

    提高NANDFlash存储可靠性的数据存储方法

    公开(公告)号:CN104467871A

    公开(公告)日:2015-03-25

    申请号:CN201410653332.X

    申请日:2014-11-17

    Abstract: 提高NAND Flash存储可靠性的数据存储方法,属于固态硬盘存储技术领域。解决了现有的方法在处理NAND Flash的数据贮存错误和编程干扰错误中,有效性依赖于待处理数据的前后字节具有很强的相关性;以及浪费有效的存储空间和需要配备完善的数据增位缓冲机制才可以实现与页宽度的对齐,不能与地址映射算法进行透明适配的问题。技术方案为:在数据存储至NAND Flash之前应用半字节短码重映射编码,而在从NAND Flash中读出数据后应用半字节短码反映射解码,通过提升吞吐数据中“1”的比例,以达到提高数据存储可靠性。本发明适用于以NAND Flash为主存储芯片的固态存储设备。

    一种基于压缩感知的高光谱混合像元分解的方法

    公开(公告)号:CN104036509A

    公开(公告)日:2014-09-10

    申请号:CN201410276372.7

    申请日:2014-06-19

    Abstract: 一种基于压缩感知的高光谱混合像元分解的方法,涉及压缩感知领域与高光谱遥感领域。解决了现有采用传统的奈奎斯特采样定理对高光谱图像数据采集时,混合像元分解速度慢的问题。该方法首先输入观测矩阵Φ和压缩观测矩阵Y,利用压缩感知理论建立光谱混合模型Y=ΦXT=Φ(AS)T,其次对端元丰度矩阵S的估计值和端元光谱矩阵A的估计值进行迭代处理,如果相邻两次获得的端元光谱矩阵A的估计值中对应的每个元素的绝对值之差小于0.1时,则停止迭代,输出端元丰度矩阵完成对高光谱混合像元的分解,否则继续进行迭代处理。主要用于对高光谱混合像元分解。

    矩阵开关模块中继电器开/关次数实时记录装置及采用该装置实现开/关次数记录的方法

    公开(公告)号:CN102565461B

    公开(公告)日:2014-04-02

    申请号:CN201210049979.2

    申请日:2012-02-29

    Abstract: 矩阵开关模块中继电器开/关次数实时记录装置及采用该装置实现开/关次数记录的方法,本发明涉及矩阵开关模块中继电器开/关次数实时记录装置及采用该装置实现开/关次数记录的方法。它是为了解决随着使用时间的增加继电器损坏的概率急剧上升和矩阵开关中继电器的电气寿命是有限的问题。本发明包括矩阵开关切换命令缓冲单元、矩阵开关切换命令译码单元、E2PROM读写控制单元、计数缓冲单元、数据校验单元和串行E2PROM存储单元,所述的矩阵开关切换命令缓冲单元为先入先出存储器。通过对开关切换命令的解析,译出进行开/关动作的继电器编号,并将该继电器开/关次数存入串行E2PROM存储单元中。本发明适用于自动测试领域。

    一种基于压缩感知的1-Bit稀疏度自适应信号重构方法

    公开(公告)号:CN103684472A

    公开(公告)日:2014-03-26

    申请号:CN201310738271.2

    申请日:2013-12-29

    Abstract: 一种基于压缩感知的1-Bit稀疏度自适应信号重构方法,涉及1-Bit稀疏度自适应信号重构方法。解决了现有1-Bit稀疏度自适应信号重构方法所需要的信号稀疏度在实际测量中获得困难,导致信号重构过程复杂的问题。该信号重构方法利用信号本身的稀疏特性,自适应的估计出信号的稀疏度,克服了现有的1-Bit信号重构方法对信号稀疏度的依赖问题,同时,在缺少信号稀疏度的前提下,使得在信号重构过程的复杂度降低了10%以上,但是重构效果没有影响,与需要已知的信号稀疏度的信号重构方法相比,具有更高的实用性。本发明适用于对1-Bit稀疏度自适应信号进行重构。

    一种将模拟信号转换为数字信息的方法

    公开(公告)号:CN103490783A

    公开(公告)日:2014-01-01

    申请号:CN201310455727.4

    申请日:2013-09-29

    Abstract: 一种将模拟信号转换为数字信息的方法,属于信号处理领域。本发明为了解决现有的信号采样方法存在的采样率高,采样数据量大,采样结果冗余度大等一些问题。该方法包括如下步骤:配置并保存系统参数;发出开始命令,被测信号模块产生包含多个频点的被测模拟信号;被测信号经过功分器后被分为多路被测信号;触发模块产生矩形脉冲触发信号;产生多路各不相同的伪随机序列;信号调理模块对输入的被测信号和伪随机序列进行随机调制,然后将随机调制后的信号输入到采样模块;采样模块捕捉触发信号的下降沿,对步骤五所述的伪随机序列和步骤六所述的随机调制后的信号进行均匀采样;获取信号中的频谱信息。本发明方法用于实现模拟信号到信息的转换。

Patent Agency Ranking