片上系统内部通讯方法
    31.
    发明授权

    公开(公告)号:CN110569211B

    公开(公告)日:2022-09-13

    申请号:CN201910824744.8

    申请日:2019-09-02

    Abstract: 本发明提供了一种片上系统内部通讯方法,应用于片上系统中的任一主机,包括:在获取信息内容的过程中,当获取到所述信息内容中携带的目标编码时,根据所述目标编码确定所述信息内容的传递路径,并根据所述传递路径将所述信息内容传递给目标机;其中,所述信息内容还包括需传递至所述目标机的数据信息,且在获取信息内容的过程中,先获取到所述目标编码后获取到所述数据信息。本发明的片上系统内部通讯方法通过消息机制实现了复杂系统中,不同主从关系子系统组件的直接通信,提供了灵活的数据传输;同时通过事件机制减少了系统中组件特定事务的通信时间,提高了系统的同步性。

    一种低速IO设备控制器的设计方法和结构

    公开(公告)号:CN110825667B

    公开(公告)日:2022-03-11

    申请号:CN201911100654.0

    申请日:2019-11-12

    Abstract: 本发明公开了一种低速IO设备控制器的设计方法和结构,将多个引脚数目接近,接口时序逻辑类似的低速IO设备控制器整合为控制器模块,所述控制器模块只控制一组引脚信息,且同一时刻只有一组控制逻辑对所述引脚的操作有效果,所述控制模块的多个低速IO设备控制器分时复用所述引脚。本发明在逻辑层次实现了芯片引脚的复用,通过设置代码层次的逻辑控制,使得在不同工作模式下,内部使用不同的逻辑来控制对外的引脚,当需要其它功能的时候,通过寄存器配置和可编程逻辑模块的查找表,控制对外输出引脚的时序行为,能在满足多种低速IO设备控制器数量要求下,有效的降低了SoC的引脚数目,最大限度的降低逻辑资源,并提高了使用的灵活性。

Patent Agency Ranking