一种可编程调节时钟交叉点的高速时钟接收电路

    公开(公告)号:CN108306648B

    公开(公告)日:2021-06-08

    申请号:CN201711329588.5

    申请日:2017-12-13

    Abstract: 本发明涉及一种可编程调节时钟交叉点的高速时钟接收电路,包括交叉点调整电路、交叉点检测电路、交叉点配置电路和缓冲器电路。交叉点调整电路接收高速差分输入时钟信号并根据反馈回路生成的控制信号Vc调节差分时钟交叉点;缓冲器电路将CML时钟信号转换成标准CMOS时钟信号并增强时钟信号驱动能力;第一交叉点检测电路和第二交叉点检测电路分别检测缓冲器输入和输出端时钟信号交叉点,生成交叉点指示信号Vcp和Vcn;交叉点配置电路根据Vcp、Vcn和配置信号A 产生供交叉点调整电路使用的控制信号Vc。本发明能够通过输入码字实现高速差分时钟交叉点在全电压范围调节,之间灵活调整,满足数据转换器电路等多种应用需求,实现高性能时钟接收电路。

    一种高速高精度电流舵数模转换器自校准系统及方法

    公开(公告)号:CN110958021A

    公开(公告)日:2020-04-03

    申请号:CN201911368913.8

    申请日:2019-12-26

    Abstract: 一种高速高精度电流舵数模转换器自校准系统及方法,属于数模转换器技术领域。本发明包括:参考电流源接入电流比较器正输入端,待校准电流源与校准DAC模块接入电流比较器负输入端,进行电流比较;校准码的初值为全0,首先校准码的最高位变为1,根据比较器输出结果决定当前校准位是否为1;如果电流比较器输出结果为高电平1,则当前校准位为1,否则为0;然后从次高位到最低位依次重复以上过程,直到K位校准码全部确定,停止比较;将当前校准码锁存在误差锁存器;校准DAC模块在此校准码控制下生成校准误差补偿电流,电流源校准完成;实现校准误差补偿电流与待校准电流源电流加和后的总电流与参考电流源电流大小一致。

    一种高精度数模转换器的工厂校准系统及校准方法

    公开(公告)号:CN107835019A

    公开(公告)日:2018-03-23

    申请号:CN201710773503.6

    申请日:2017-08-31

    CPC classification number: H03M1/1009 H03M2201/6372

    Abstract: 一种高精度数模转换器的工厂校准系统及校准方法,校准系统包括电源、待校准DAC评估板、上位机软件、万用表、USB转GPIB控制器、USB转并口控制器、并口转SPI控制器;待校准DAC评估板包括基准源电路、晶振、继电器、FPGA电路。该校准方法首先将待校准DAC芯片置于待校准DAC评估板上,继电器在FPGA控制下,使万用表的测量对象在基准源电路和待校准DAC芯片之间切换,上位机通过并口转SPI控制器控制待校准DAC进入校准模式,并根据校准模式下DAC的输出值与MSB理想值的差值计算出校准码反馈到DAC的校准寄存器,实现校准,并计算待校准DAC芯片的静态参数INL、DNL,直到校准满足要求。本发明填补了高精度数模转换器校准的空白,能够有效提高数模转换器的线性度。

    一种可编程调节共模电平的高速时钟接收电路

    公开(公告)号:CN106953622A

    公开(公告)日:2017-07-14

    申请号:CN201710115373.7

    申请日:2017-03-01

    Abstract: 本发明涉及一种可编程调节共模电平的高速时钟接收电路,包括偏置电路、逻辑控制电路、二进制电流源及开关阵列、二进制电流沉及开关阵列和接收控制电路。偏置电路在上电后为电流源和电流沉阵列提供电压偏置,控制初始电流与初始电平;逻辑控制电路将输入的控制码字译码成电流源和电流沉开关阵列的开关控制信号;二进制电流源及开关阵列和二进制电流沉及开关阵列分别连接到时钟输入端用来补充和抽取电流实现时钟信号共模电平的调整;接收控制电路用来控制共模电平传递和差分时钟输入。本发明能够通过输入码字实现高速差分时钟共模电平在0.8~1V之间灵活调整,可以消除共模电平对于高速差分时钟信号输入的影响,实现高性能时钟接收电路。

    一种提高数模转换器输出数据率的电路

    公开(公告)号:CN206413001U

    公开(公告)日:2017-08-15

    申请号:CN201720024229.8

    申请日:2017-01-09

    Abstract: 一种提高数模转换器输出数据率的电路,包括正通路选择开关电路和负通路选择开关电路,正通路选择开关电路和负通路选择开关电路结构相同,均包括两个控制端、两个输入端、一个输出端和一个dummy输出端。每个通路选择开关电路的两个控制端与互为反相的两路外部时钟信号连接,以控制通路选择开关电路的通断,交替切换两个数模转换器通道的电流输出端与通路选择开关电路的输出端或dummy输出端的连接,使两个数模转换器通道交替对输出端输出信号,实现两通道的交替输出,提高输出数据率。本实用新型显著提高了数模转换器的转换速率,大大简化了高速数模转换器的设计复杂度,减小了芯片面积和功耗。

    一种DAC数字静态校准电路
    38.
    发明公开

    公开(公告)号:CN102075188A

    公开(公告)日:2011-05-25

    申请号:CN201010624156.9

    申请日:2010-12-31

    Abstract: 本发明公开了一种DAC数字静态校准电路,可在电流型DAC中对MSB电流源和LSB总电流源进行校准,所述校准电路在外部信号的控制下,分别工作于校准模式和输出模式,包括地址发生器、开关阵列、逐次逼近逻辑模块、校准DAC阵列、存储器、比较器和整体电流增益模块,所述整体电流增益模块包括用于调整整体电流的电流源阵列、二选一、满量程调节电阻,放大器。采用本电路克服了电流型数模转化器精度受限的困难,实现了DAC高静态线性度,提高了电流型数模转换器的精度。

    一种混频DAC开关电路的控制方法

    公开(公告)号:CN102355262B

    公开(公告)日:2014-06-11

    申请号:CN201110182500.8

    申请日:2011-06-29

    Abstract: 本发明公开了一种混频DAC开关电路的控制方法,包括构建DAC开关电路,所述DAC开关电路包括单元译码电路、模式选择电路和开关阵列;利用单元译码电路对输入的数字信号进行译码并将信号输出到模式选择电路;模式选择电路根据模式控制信号选择开关阵列的输出模式,并根据输出模式将单元译码电路输入的信号转换为开关选择信号输出到开关阵列;开关阵列根据开关选择信号产生模拟量输出。本发明解决了传统高性能DAC输出噪声对输入控制开关信号具有较强依赖性的缺点,解决其输出信号频率范围受限的不足,不仅提高了DAC的静态线性度及其动态范围,同时实现了多种模式上变频的功能,使DAC同时具有了混频器的功能。

Patent Agency Ranking