一种高速脉冲发生器及高速脉冲产生方法

    公开(公告)号:CN114629470A

    公开(公告)日:2022-06-14

    申请号:CN202210140888.3

    申请日:2022-02-16

    Applicant: 北京大学

    Inventor: 盖伟新 盛凯

    Abstract: 本发明公开了一种高速脉冲发生器及高速脉冲产生方法。本发明的高速脉冲发生器,其特征在于,包括输出节点P,晶体管M1、M2、M3为PMOS,晶体管M4、M5、M6为NMOS;M1的源极与电源连接,栅极与时钟信号CK0连接,漏极与M2的漏极和M3的源极连接;M2的源极与电源连接,栅极与时钟信号CK90连接,漏极与M1的漏极和M3的源极连接;M3的栅极与数据输入端口连接,漏极与输出节点P连接;M4的源极与地连接,栅极与时钟信号CK90连接,漏极与输出节点P连接;M5的源极与地连接,栅极与数据输入端口连接,漏极与输出节点P连接;M6的源极与地线连接,栅极与时钟信号CK0连接,漏极与输出节点P连接。

    在RS译码器中用于计算伴随多项式的装置

    公开(公告)号:CN103929208A

    公开(公告)日:2014-07-16

    申请号:CN201410119903.1

    申请日:2014-03-27

    Applicant: 北京大学

    Inventor: 郭文 盖伟新

    Abstract: 本发明公开了一种在RS译码器中用于伴随式计算的装置,该装置具有更小的伴随式计算延迟和更高的译码速率,同时该装置还不需要前置的解交织器。为了实现上述目的,公开了一种通过伴随式计算公式变换使得伴随式计算装置支持多路并行输入的方法。本发明所述的伴随式计算装置包括一个多路并行的数据输入接口以及2t个基本单元。每个基本单元包括若干个与多路并行输入相连接的伽罗华域常数乘法器,一个伽罗华域加法器,一个与寄存器相连的伽罗华域常数乘法器,若干个寄存器,以及若干个复用器和解复用器。

    一种低直流失调的时钟缓冲器链
    33.
    发明公开

    公开(公告)号:CN117955624A

    公开(公告)日:2024-04-30

    申请号:CN202211270251.2

    申请日:2022-10-18

    Applicant: 北京大学

    Abstract: 本发明涉及一种低直流失调的时钟缓冲器链,包括多级缓冲器,每一级可以使用高通缓冲器或共源差分放大器,将来自锁相环的全局差分时钟信号传输到收发机中,收发机中的正交分频器将其分频,本地生成正交时钟。缓冲器链支持在高频模式下工作,直流增益小,可以抑制直流偏移,减小正交分频后的误差;缓冲器链支持在低频模式下工作,可以提供高的低频增益;缓冲器链中的高通缓冲器不需要大的偏置电阻和交流耦合电容补偿信号衰减,功耗和面积较小。

    一种可调抽头频率响应的前馈均衡器电路

    公开(公告)号:CN116962125A

    公开(公告)日:2023-10-27

    申请号:CN202310715096.9

    申请日:2023-06-15

    Applicant: 北京大学

    Inventor: 盖伟新 叶秉奕

    Abstract: 本发明涉及一种可调抽头频率响应的前馈均衡器电路,包括N个可调频率响应的跨导放大器、N‑1个输入信号延时单元、输入端电阻、输出端电阻和N‑1个输出信号延时单元。输入信号VI经过多级输入信号延时单元,进入第1个至第N个跨导放大器,跨导放大器的输出信号经过多级输出信号延时单元,输入信号到输出信号一共有N种不同的延时,且对应各延时的信号增益可调,实现了前馈均衡器的功能;通过调节跨导放大器的频率响应的形态,前馈均衡器整体的频率响应也随之改变,直到满足所需的频率响应要求。本发明可以直接调节各个跨导放大器的频率响应的形态,调节低频响应时可以避免使用大量的跨导放大器和延时单元,降低了电路的功耗和面积。

    一种宽度可调的高速脉冲发生器电路及高速脉冲产生方法

    公开(公告)号:CN115021720A

    公开(公告)日:2022-09-06

    申请号:CN202210522960.9

    申请日:2022-05-13

    Applicant: 北京大学

    Inventor: 盖伟新 盛凯

    Abstract: 本发明涉及一种宽度可调的高速脉冲发生器电路及高速脉冲产生方法。该宽度可调的高速脉冲发生器电路,包括晶体管M1~M9,其中晶体管M1、M4、M6为PMOS,晶体管M2、M3、M5、M7、M8、M9为NMOS;M8、M9组成的支路作为一个单元,共有n个单元并联;当输入数据DIN=1时,不产生脉冲,输出节点POUT始终保持为0;当输入数据DIN=0时,在CK0和CK90同为高电平的时间内产生正脉冲。本发明的宽度可调的高速脉冲发生器电路的脉冲宽度可以通过芯片外控制字编程控制,从而对不同速率均可以调整至最优状态;本发明不引入额外的功耗,实现了低功耗、高速度的脉冲产生电路。

    一种微针自助检测治疗装置
    36.
    发明公开

    公开(公告)号:CN113546294A

    公开(公告)日:2021-10-26

    申请号:CN202010328135.6

    申请日:2020-04-23

    Inventor: 崔悦 杨莉 盖伟新

    Abstract: 本发明涉及医疗器械技术领域,具体涉及一种微针自助检测治疗装置。其包括衬底、传感器、微针组件、执行部件和控制部件,微针组件设于所述衬底上,所述微针组件包括至少两个微针;至少一个所述微针上设有适于与药物源连通的注射通道;至少两个所述微针上分别设有所述电极,且至少两个所述电极之间电连接;设有所述电极的至少两个所述微针中,至少一个所述电极上设有指标物。微针组件刺入皮肤后,指标物能够催化皮下组织液中的指标分子进行反应,使得传感器能够检测到实际指标数据参数,所述控制模块判断是否需要控制所述执行部件将药物打入所述注射通道中,进行药物治疗。不需要人工干预,使用方便;能够同时实现测量和治疗的功能,集成度更高。

    一种基于时域比较器的宽输入摆幅FlashADC电路

    公开(公告)号:CN104092465B

    公开(公告)日:2017-02-22

    申请号:CN201410116300.6

    申请日:2014-03-24

    Applicant: 北京大学

    Inventor: 宫礼星 盖伟新

    Abstract: 本发明涉及一种Flash ADC(闪速型模拟数字转换器)电路,尤其涉及一种基于时域比较器的宽输入摆幅Flash ADC电路。具体是将传统Flash ADC中的电压比较器电路用新型的时域比较器电路代替,降低整个Flash ADC电路所消耗的功耗;同时采用N型和P型两种时域比较器,并为传统的时域比较器增加了单位增益电平调整电路,这些技术保证较大的输入摆幅。本发明涉及的基于时域比较器的Flash ADC电路具有0.4V-1.4V的输入摆幅、500Mhz的转换速率、5位的量化精度、2.9mW的功耗和较小的面积成本。本发明解决了现有ADC难以同时满足宽输入摆幅、高速、低功耗、小成本和中低精度的难题。此外,本发明的新型FlashADC还可以作为流水线型ADC、分步式ADC等其他类型ADC的子模块,具有很高的实用价值。

    一种高精度跟踪保持电路
    38.
    发明授权

    公开(公告)号:CN114928359B

    公开(公告)日:2024-09-24

    申请号:CN202210128336.0

    申请日:2022-02-11

    Applicant: 北京大学

    Inventor: 盖伟新 叶秉奕

    Abstract: 本发明涉及一种高精度跟踪保持电路,其包括采样开关S1、S2,采样电容C1、C2,差分放大器以及反馈补偿电容C5、C6,差分放大器的输入和输出之间有寄生电容C3、C4。当由跟踪状态切换到保持状态时,正向输出信号OP通过寄生电容C4耦合到采样电容C2上,反向输出信号ON通过反馈补偿电容C6同样耦合到采样电容C2上,两种耦合相互抵消,使采样信号TN保持不变;同理,反向输出信号ON通过寄生电容C3耦合到采样电容C1上,正向输出信号OP通过反馈补偿电容C5同样耦合到采样电容C1上,两种耦合相互抵消,使采样信号TP保持不变。本发明使差分放大器的延时及寄生电容不再对采样信号产生影响,改善了跟踪保持电路的采样精度。

    一种宽度可调的高速脉冲发生器电路及高速脉冲产生方法

    公开(公告)号:CN115021720B

    公开(公告)日:2024-04-30

    申请号:CN202210522960.9

    申请日:2022-05-13

    Applicant: 北京大学

    Inventor: 盖伟新 盛凯

    Abstract: 本发明涉及一种宽度可调的高速脉冲发生器电路及高速脉冲产生方法。该宽度可调的高速脉冲发生器电路,包括晶体管M1~M9,其中晶体管M1、M4、M6为PMOS,晶体管M2、M3、M5、M7、M8、M9为NMOS;M8、M9组成的支路作为一个单元,共有n个单元并联;当输入数据DIN=1时,不产生脉冲,输出节点POUT始终保持为0;当输入数据DIN=0时,在CK0和CK90同为高电平的时间内产生正脉冲。本发明的宽度可调的高速脉冲发生器电路的脉冲宽度可以通过芯片外控制字编程控制,从而对不同速率均可以调整至最优状态;本发明不引入额外的功耗,实现了低功耗、高速度的脉冲产生电路。

    一种基于码型选择的均衡器、驱动器及均衡方法

    公开(公告)号:CN115149968B

    公开(公告)日:2023-07-18

    申请号:CN202210735187.4

    申请日:2022-06-27

    Applicant: 北京大学

    Inventor: 盖伟新 盛凯

    Abstract: 本发明公开了一种基于码型选择的均衡器、驱动器及均衡方法。本发明的均衡器包括码型检测逻辑单元和均衡器模块,所述均衡器模块包括晶体管M5~M8;其中,所述码型检测逻辑单元用于根据输入的MSB信号和LSB信号生成下拉信号PDP或PDN;M5的源极与M6的漏极连接,栅极与下拉信号PDN输出端连接,漏极与输出节点OUTN连接;M6的源极与地线连接,栅极与控制信号SEL输出端连接;M7的源极与M8的漏极连接,栅极与下拉信号PDP输出端连接,漏极与输出节点OUTP连接;M8的源极与地线连接,栅极与控制信号SEL输出端连接;输出节点OUTN、OUTP分别为PAM4驱动器负极、正极所连接的输出节点。

Patent Agency Ranking