-
公开(公告)号:CN108695390A
公开(公告)日:2018-10-23
申请号:CN201810284461.4
申请日:2018-04-02
Applicant: 瑞萨电子株式会社
IPC: H01L29/78 , H01L29/06 , H01L21/336
Abstract: 在具有超级结结构的垂直功率MOSFET中,即使n型柱状物区域和p型柱状物区域的纵横比增加来改变p型柱状物区域的杂质浓度,也可以确保功率MOSFET的耐压。P型半导体区域PR1形成在与p型柱状物区域PC1相邻的n型柱状物NC1的侧面上。在该配置中,p型半导体区域PR1从n型柱状物区域NC1的上端部开始形成深度,该深度是从n型柱状物区域NC1的侧面的上端部至下端部的高度的大约一半。这使得包括p型半导体区域PR1和p型柱状物区域PC1的整个p型柱状物区域的侧面倾斜。
-
公开(公告)号:CN103227113B
公开(公告)日:2018-05-18
申请号:CN201310029580.2
申请日:2013-01-25
Applicant: 瑞萨电子株式会社
IPC: H01L21/336 , H01L29/78
CPC classification number: H01L29/7802 , H01L21/02639 , H01L21/26506 , H01L21/26566 , H01L29/0634 , H01L29/1095 , H01L29/161 , H01L29/165 , H01L29/41766 , H01L29/66712 , H01L29/66727 , H01L29/66734 , H01L29/7813 , H01L29/7842 , H01L29/7848
Abstract: 本发明涉及制造垂直平面功率MOSFET的方法和制造沟槽栅极功率MOSFET的方法。在含有具有超结结构的漂移区的超结功率MOSFET的制造步骤中,在形成超结结构之后,典型地执行引入体区等以及与其有关的热处理。然而,在其过程中,包括在超结结构内的P型柱区等中的每一个中的掺杂剂被扩散,从而导致分散的掺杂分布。这引起诸如在漏极与源极之间施加反向偏压时的击穿电压的劣化以及导通电阻的增大之类的问题。根据本发明,在制造基于硅的垂直平面功率MOSFET的方法中,形成沟道区的体区是通过选择性外延生长来形成的。
-
公开(公告)号:CN102074581A
公开(公告)日:2011-05-25
申请号:CN201010551468.1
申请日:2010-11-19
Applicant: 瑞萨电子株式会社
IPC: H01L29/78 , H01L29/06 , H01L21/336 , H01L21/28
CPC classification number: H01L29/7811 , H01L27/088 , H01L29/0615 , H01L29/0619 , H01L29/063 , H01L29/0634 , H01L29/0638 , H01L29/0696 , H01L29/1095 , H01L29/402 , H01L29/41741 , H01L29/41766 , H01L29/6634 , H01L29/66727 , H01L29/7395 , H01L29/7396
Abstract: 本发明涉及半导体器件以及用于制造半导体器件的方法。提出了一种半导体器件解决超级结结构的以下问题:由于在体元件区域(有源区)中相对高的浓度,在周边区(周边区域或者结端部区域)中,通过传统的结边缘终端结构或者resurf结构难以实现等于或高于元件区域中的击穿电压的击穿电压。该半导体器件包括具有通过沟槽填充技术形成于元件区域中的超级结结构的功率MOSFET。此外,具有与元件区域的各边平行的取向的超级结结构被设置在元件区域周围的漂移区中。
-
-