电子部件
    21.
    发明公开

    公开(公告)号:CN104282420A

    公开(公告)日:2015-01-14

    申请号:CN201410309291.2

    申请日:2014-07-01

    CPC classification number: H01F27/292 H01F17/0013

    Abstract: 本发明提供一种电子部件,该电子部件能够抑制在层叠体产生裂纹、缺口。该电子部件(10)的特征在于:具备呈长方体状的层叠体(12)以及外部电极(14a、14b),该层叠体(12)由多个绝缘体层(16)层叠而成,具有位于与层叠方向正交的第1方向的上表面(S1)及底面(S2),该外部电极(14a、14b)由Ni镀膜(50)以及设置在该Ni镀膜(50)上的Sn镀膜(52)构成,不设置在上表面(S1)而设置在底面(S2),Ni镀膜(50)的厚度(T1)与Sn镀膜(52)的厚度(T2)之和为11.6μm以上,Ni镀膜(50)的厚度(T1)为Sn镀膜(52)的厚度(T2)的1.37倍以上。

    电子元器件
    22.
    发明公开

    公开(公告)号:CN101728055A

    公开(公告)日:2010-06-09

    申请号:CN200910207966.1

    申请日:2009-10-29

    CPC classification number: H01F17/0013 H01F27/292 H01F27/34

    Abstract: 本发明提供一种既可以确保大的电流容量、又可以抑制谐振频率降低的电子元器件。层叠体(12)由多个绝缘层(16a~16n)层叠形成。外部电极沿z轴方向延伸,且设置于该层叠体(12)的彼此相对的侧面。线圈导体(18a~18l)与绝缘层(16a~16n)一起层叠而形成线圈(L)。多个线圈导体(18a~18l)分别设置成与具有相同形状的线圈导体(18)相邻,并且相互并联连接。与外部电极连接的线圈导体(18a、18l)未与具有相同形状的线圈导体(18)并联连接。

    线圈部件
    23.
    发明公开
    线圈部件 审中-实审

    公开(公告)号:CN114496509A

    公开(公告)日:2022-05-13

    申请号:CN202111319397.7

    申请日:2021-11-09

    Abstract: 本发明提供一种线圈部件,其能够不易从端子电极向线材传递热。线圈部件(10)具备:芯体(20);设置于芯体(20)的第一凸缘部(22)的第一端子电极(12a);以及具有卷绕于芯体(20)的卷芯部(21)的卷绕部和第一端部(51)的第一线材(31)。第一线材(31)的第一端部(51)与第一端子电极(12a)电连接。第一端部(51)的局部与第一端子电极(12a)分离。

    线圈部件和线圈部件的制造方法
    24.
    发明公开

    公开(公告)号:CN114496506A

    公开(公告)日:2022-05-13

    申请号:CN202111209036.7

    申请日:2021-10-18

    Abstract: 本发明涉及线圈部件和线圈部件的制造方法,其抑制线材脱离金属端子。线圈部件(10)具备长方形柱状的卷芯部(11)。在卷芯部(11)的中心轴线方向的第一端和第二端设置有凸缘部(12)。凸缘部(12)在与中心轴线正交的第一方向上比卷芯部(11)向外侧伸出。在卷芯部(11)卷绕有第一线材(30)和第二线材(40)。在凸缘部(12)设置有金属端子(20)。金属端子(20)具备用于固定第一线材(30)和第二线材(40)的端部的接受部(24)。接受部(24)在中心轴线方向上朝向远离卷芯部(11)那侧延伸。接受部(24)延伸成,使远离卷芯部(11)那侧的顶端(Q)比接近卷芯部(11)那侧的基端(P)远离中心轴线。

    线圈部件
    25.
    发明公开
    线圈部件 审中-实审

    公开(公告)号:CN114388234A

    公开(公告)日:2022-04-22

    申请号:CN202111202358.9

    申请日:2021-10-15

    Abstract: 本发明提供能够抑制卷绕错位的线圈部件。线圈部件具备具有卷芯部的铁芯与卷绕于上述卷芯部并包含多个线材的线圈,上述线圈具有上述多个线材相互绞合而成的绞线部,上述绞线部形成包含在上述卷芯部上连续地卷绕多匝而成的第1层与同上述第1层连续并在上述第1层上卷绕多匝而成的第2层的迭绕区域,在第2层中,邻接的匝至少存在1组,全部的组的邻接的匝中的至少1组的邻接的匝相互分离。

    线圈元件
    26.
    发明公开

    公开(公告)号:CN110676032A

    公开(公告)日:2020-01-10

    申请号:CN201910536444.X

    申请日:2019-06-20

    Abstract: 本发明提供一种线圈元件(31),端子电极(50)具有:沿着凸缘部(36)的底面(38)存在的底面电极部(57)、沿着凸缘部(36)的外侧端面(48)存在的端面电极部(58)、以及一起覆盖底面电极部(57)和端面电极部(58)的镀敷膜(59),底面电极部(57)包含Ag和Si,端面电极部(58)由金属膜构成。

    电子部件
    27.
    发明公开

    公开(公告)号:CN107068355A

    公开(公告)日:2017-08-18

    申请号:CN201710019448.1

    申请日:2014-02-19

    Inventor: 竹泽香织

    CPC classification number: H01F27/2804 H01F17/0013 H01F2017/002

    Abstract: 本发明提供能够减少直流电阻、并且能够抑制在通孔导体产生连接不良的电子部件。线圈导体(18a~18d)分别具有向逆时针方向回旋且相互重合的并列部(21a~21d)。线圈导体(19a~19d)具有向逆时针方向回旋且相互重合的并列部(26a~26d)。通孔导体(v1~v3)连接并列部(21a~21d)的逆时针方向的下游侧的端部。通孔导体(v8~v10)连接并列部(26a~26d)的逆时针方向的下游侧的端部。通孔导体(v3)连接线圈导体(18d)和线圈导体(19a)。通孔导体(v1~v3)、通孔导体(v8~v10)以及通孔导体(v3)未连接成一根。

    电子部件
    28.
    发明授权

    公开(公告)号:CN102187408B

    公开(公告)日:2015-01-14

    申请号:CN200980141609.8

    申请日:2009-09-11

    CPC classification number: H01F17/0013 H01F27/292 H01F27/34 H01F2017/004

    Abstract: 本发明提供一种能够抑制谐振频率的下降的电子部件。其中,层叠体(12a)层叠多个绝缘层(16a~16h)而构成。外部电极(14a、14b)沿z轴方向延伸,并且设置在相互相对的该层叠体(12a)的侧面。线圈导体(18a~18g)与绝缘层(16a~16h)一同层叠而形成线圈(L)。与外部电极(14a、14b)分别直接连接的线圈导体(18a、18g)的z轴方向的厚度比未与外部电极(14a、14b)直接连接的线圈导体(18b~18f)的z轴方向的厚度薄。

    电子部件
    29.
    发明公开

    公开(公告)号:CN104036918A

    公开(公告)日:2014-09-10

    申请号:CN201410056397.6

    申请日:2014-02-19

    Inventor: 竹泽香织

    CPC classification number: H01F27/2804 H01F17/0013 H01F2017/002

    Abstract: 本发明提供能够减少直流电阻、并且能够抑制在通孔导体产生连接不良的电子部件。线圈导体(18a~18d)分别具有向逆时针方向回旋且相互重合的并列部(21a~21d)。线圈导体(19a~19d)具有向逆时针方向回旋且相互重合的并列部(26a~26d)。通孔导体(v1~v3)连接并列部(21a~21d)的逆时针方向的下游侧的端部。通孔导体(v8~v10)连接并列部(26a~26d)的逆时针方向的下游侧的端部。通孔导体(v3)连接线圈导体(18d)和线圈导体(19a)。通孔导体(v1~v3)、通孔导体(v8~v10)以及通孔导体(v3)未连接成一根。

    电子元器件
    30.
    发明授权

    公开(公告)号:CN101728055B

    公开(公告)日:2012-10-17

    申请号:CN200910207966.1

    申请日:2009-10-29

    CPC classification number: H01F17/0013 H01F27/292 H01F27/34

    Abstract: 本发明提供一种既可以确保大的电流容量、又可以抑制谐振频率降低的电子元器件。层叠体(12)由多个绝缘层(16a~16n)层叠形成。外部电极沿z轴方向延伸,且设置于该层叠体(12)的彼此相对的侧面。线圈导体(18a~18l)与绝缘层(16a~16n)一起层叠而形成线圈(L)。多个线圈导体(18a~18l)分别设置成与具有相同形状的线圈导体(18)相邻,并且相互并联连接。与外部电极连接的线圈导体(18a、18l)未与具有相同形状的线圈导体(18)并联连接。

Patent Agency Ranking