时钟生成电路及具备该时钟生成电路的半导体器件

    公开(公告)号:CN101136063B

    公开(公告)日:2012-07-18

    申请号:CN200710147241.9

    申请日:2007-08-30

    CPC classification number: H04L7/0331 H03L7/00

    Abstract: 本发明的课题在于提供即使在接收电路和发送电路等的多个电路之间使用不同的时钟信号,也能够进行稳定的通信的时钟生成电路及具备该时钟生成电路的半导体器件。本发明的时钟生成电路包括边缘检测电路、基准时钟生成电路、基准时钟计数电路、以及分频电路,其中,所述基准时钟计数电路是如下电路:在将信号从外部输入到边缘检测电路中,从检测出该信号的边缘到检测出下一个边缘的期间内,将对从基准时钟生成电路输出的基准时钟信号的波数进行计数而获得的计数值输出到所述分频电路中,并且所述分频电路是如下电路:进行根据计数值的基准时钟信号的分频。

    显示设备、其驱动方法和电子装置

    公开(公告)号:CN100585673C

    公开(公告)日:2010-01-27

    申请号:CN200510003472.3

    申请日:2005-12-06

    Inventor: 河江大辅

    Abstract: 提供了一种通过时间灰度级方法来表示灰度级的显示设备的驱动方法,其中一帧分割为多个子帧,从而在降低功耗的同时又保持较高的孔径比和占空比。对于具有多个像素行的每组中的子帧的次序设为不同,并且具有多个像素行的每组的数据写入周期小于对应最低有效位的子帧的数据保持周期。在扫描属于某一组的像素行时,属于其他组的像素行都处于数据保持周期。因此,数据线的驱动频率降低,功耗得到减少。

Patent Agency Ranking