-
公开(公告)号:CN111355589A
公开(公告)日:2020-06-30
申请号:CN202010105644.2
申请日:2020-02-21
Applicant: 南京航空航天大学 , 南瑞集团有限公司 , 南京南瑞信息通信科技有限公司 , 国网浙江省电力有限公司 , 国网浙江省电力有限公司温州供电公司 , 国家电网有限公司
IPC: H04L9/32
Abstract: 本发明提出一种可重构环形振荡器物理不可克隆函数电路及其激励生成方法,所述可重构环形振荡器物理不可克隆函数电路,通过控制模块随机根据激励信号选取延时元件形成环形振荡器,增加了环形振荡器构成的灵活性和随机性,提高了PUF响应的不可预测性,能够增加攻击者通过机器学习建模攻击的难度;而激励生成方法,能够充分避免同一激励被使用多次,进一步提高PUF响应的不可预测性,提高PUF安全性的效果。
-
公开(公告)号:CN104104493B
公开(公告)日:2017-09-08
申请号:CN201410371649.4
申请日:2014-07-30
Applicant: 南京航空航天大学
IPC: H04L7/00
Abstract: 本发明公开了一种面向深空通信的载波同步方法及装置,其特点在于:每次建立通信链路过程中,均先有一段仅发射载波的过程,利用这一阶段信息,对载波信号进行捕获;将信号通过正交解调环路,匹配滤波后分别对I、Q支路通过查表映射的方法,避免相位偏差存在相位模糊;在同步跟踪阶段,本发明提出一种利用极性判决的简便的鉴相跟踪环路设计方法,简化电路设计;将鉴相环路输出的相位偏差信息通过环路滤波器,环路滤波的偏差结果实时的调整本地载波的相位变化。本发明能够解决一般载波同步技术中存在的相位模糊问题,具有简化的鉴相环路设计,易于硬件实现。
-
公开(公告)号:CN105978647A
公开(公告)日:2016-09-28
申请号:CN201610237783.4
申请日:2016-04-15
Applicant: 南京航空航天大学
IPC: H04B17/391 , H04B17/00 , H04B7/04
CPC classification number: H04B17/3911 , H04B7/0413 , H04B17/0087
Abstract: 本发明提出一种三维双移动MIMO传播信道的建模及仿真方法,供通信系统优化研究和系统性能评估使用。在三维双移动MIMO传播系统中,所述建模及仿真实现方法包括如下步骤:对三维双移动MIMO传播信道进行理论建模,获得其理论数学模型;将数学理论模型转换为便于仿真实现的累加模型;利用用户指定或实测的方位角/俯仰角联合分布特性分别计算获得三维离散到达角/离开角的取值;利用收、发端移动速度大小、方向及三维离开角/到达角计算收、发端的多普勒频移;利用收、发端天线阵列流型,获得其导引矢量矩阵;将三维离散到达角/离开角、收/发端多普勒频移、收/发端导引矢量矩阵代入三维双移动MIMO传播信道的累加形式表达式,计算获得三维双移动MIMO传播信道。
-
公开(公告)号:CN105426156A
公开(公告)日:2016-03-23
申请号:CN201510712638.2
申请日:2015-10-28
Applicant: 南京航空航天大学
IPC: G06F7/533
CPC classification number: G06F7/533
Abstract: 本发明公开了一种高性能非精确乘法器及其应用方法,该非精确乘法器是由非精确Booth编码单元、精确Booth编码单元、精确4-2压缩器单元、非精确4-2压缩器单元、非精确压缩树型结构以及超前进位加法器单元组成,其中非精确乘法器的高位m比特是使用精确的Booth编码单元和精确的4-2压缩器单元、低位的n比特是使用非精确的Booth编码单元和非精确的4-2压缩器单元。在应用本发明时,非精确乘法器中使用精确Booth编码单元和精确4-2压缩器单元的位数和使用非精确Booth编码单元和非精确4-2压缩器单元的位数需要通过软件仿真的方法确定。本发明是一种新型的高速、低功耗、小面积的乘法器,在实时嵌入式处理和其他低功耗数字电路设计领域具有很广阔的应用前景。
-
公开(公告)号:CN104200180A
公开(公告)日:2014-12-10
申请号:CN201410340723.6
申请日:2014-07-17
Applicant: 南京航空航天大学
IPC: G06F21/76
CPC classification number: G06F21/76
Abstract: 本发明公开了一种基于可重构环形振荡器的物理不可克隆函数及其产生方法,所述物理不可克隆函数包含可重构环形振荡器矩阵,映射模块和控制模块。可重构环形振荡器矩阵由可重构比特产生器构成,矩阵中比特产生器的数量由实际应用中的需求确定。每个可重构比特产生器由可重构振荡环路、计数器、寄存器和比较器构成,该模块可以提取门电路间在制造加工过程中引入的随机差异并生成随机的响应信号。映射模块的功能是为每一个激励信号生成与之对应的一对配置信号。控制模块控制协调映射模块和可重构环形振荡器矩阵工作。本发明相对于基于传统的环形振荡器的物理不可克隆函数大幅降低了硬件实施成本,在加密认证等安全领域更具有广阔的应用前景。
-
公开(公告)号:CN102723564B
公开(公告)日:2014-11-26
申请号:CN201110077148.1
申请日:2011-03-30
IPC: H01P5/12
Abstract: 本发明提供一种镜像转接半模基片集成波导T形功率分配器,包括设有金属贴片的介质基片、三条相应的T形轴对称方式构成的单侧开口面支路;其中,每条支路的开口面的一侧设有两排周期性排列的金属孔列,金属孔列与支路的金属贴片之间有一条L形的空气槽;在金属化通孔内壁上设置有金属套,所述金属套与覆于介质基片上表面的金属贴片与下表面的金属贴片连接。本发明具有双侧开放结构、T形对称等功率输出、尺寸紧凑、集成度高、损耗小、成本低以及易于大规模生产等一系列优点。
-
公开(公告)号:CN101902142B
公开(公告)日:2013-03-06
申请号:CN201010236422.0
申请日:2010-07-26
Applicant: 南京航空航天大学
Abstract: 本发明公开了一种二极管箝位型五电平双降压式半桥逆变器,包括第一五电平降压电路、第二五电平降压电路、直流电源输入电路、负载电路。采用电压电流双闭环SPWM控制,根据电感电流的方向和输出电压的大小,控制两个五电平降压电路半周期工作,通过不同的开关组合,分别在两个输出桥臂得到五电平的PWM调制波输出。本发明的优点是:保留了双降压电路无桥臂直通、无开关管体二极管反向恢复问题的优点;实现了五电平输出,输出电压谐波含量减小,有助于减小滤波器,同时可以降低PWM调制部分的开关频率,降低开关损耗,提高效率;同半桥型逆变器相比,功率器件电压应力降低,功率器件电压应力降低,使得中小功率的开关器件可适用于高压、大功率的场合;电路中只需8个功率二极管,与桥式五电平二极管钳位型逆变器相比,二极管数量减小了1/3,钳位电路得到了简化。
-
公开(公告)号:CN101789708A
公开(公告)日:2010-07-28
申请号:CN201010115979.9
申请日:2010-03-02
Applicant: 南京航空航天大学
IPC: H02M7/537
Abstract: 本发明公开了一种均压解耦控制双降压式多电平逆变器,包括第一多电平降压电路、第二多电平降压路、直流电源输入电路、负载电路、第一均压电路和第二均压电路,每个均压电路包括一个电感和一个功率开关管,利用双降压电路电流半周期工作模式及两个降压电路拓扑结构完全对称的特点实现了均压与逆变的解耦。本发明的优点是:保留了双降压式逆变器的无桥臂直通和电流半周期工作的优点;拓扑结构扩展性较好,给出了多电平双降压式逆变器拓扑结构的一种通用构建形式;均压电路结构简单,所增加的元器件较少,解耦控制简单,易于实现。
-
公开(公告)号:CN111382860B
公开(公告)日:2024-07-26
申请号:CN201911103697.4
申请日:2019-11-13
Applicant: 南京航空航天大学
IPC: G06N3/063 , G06N3/0442 , G06N3/08
Abstract: 本发明提出一种LSTM网络的压缩加速方法,包括以下步骤:步骤1),模型初始化,模型初始化后进行归一化操作,所有权值在0~1的范围内服从正太分布;步骤2),使用原始权值矩阵的部分参数构造分块的Toeplitz矩阵去代替原始矩阵。除此之外,激活函数采用分段线性近似的方法,接着进行训练至网络收敛;步骤3),对训练后的网络进行分组量化,接着分组训练至收敛;步骤4),对量化后的网络进行轻微的剪切操作,最后训练至收敛,得到最终压缩后的网络。本发明通过对网络参数进行压缩,能够仅仅使用片内资源对网络进行实现,并且几乎不会对精度造成影响。
-
公开(公告)号:CN118151889B
公开(公告)日:2024-07-05
申请号:CN202410580264.2
申请日:2024-05-11
Applicant: 南京航空航天大学
IPC: G06F7/72
Abstract: 本发明公开了一种基于分部K‑RED模约减算法的格密码模乘器,包括二输入乘法器、约减模块、修正模块、二输入加法器和二选一多路选择器;所述二输入乘法器的两个输入端口用来接收相应的两个模乘数据,二输入乘法器的输出端口与约减模块的输入端口相连接,约减模块的输出端口与修正模块的输入端口相连接,二输入加法器的两个输入端口分别是修正模块的输出和格密码中的模数q,二选一多路选择器的两个输入端口分别是修正模块的输出和二输入加法器的输出,二选一多路选择器的输出端口用于输出两个待模乘数据与模数q的模乘结果。本发明可以高效地完成格密码方案中的模约减运算,有效地减少了硬件资源的消耗。
-
-
-
-
-
-
-
-
-