一种提升闪存存储系统读性能的方法

    公开(公告)号:CN107391299B

    公开(公告)日:2019-06-18

    申请号:CN201710578508.3

    申请日:2017-07-17

    Abstract: 本发明公开了一种提升闪存存储系统读性能的方法。NAND闪存被广泛应用,读性能是闪存的重要性能之一,它的提升对于NAND闪存更广泛的应用与发展有着至关重要的作用。然而传统的数据读取方法读操作时间开销较大,会造成译码延迟高,系统读性能低。因此,为了提高存储系统的读性能,本发明先将原始比特数据与受到编程干扰后的比特数据进行对比得出比特错误位置信息,继而利用此信息,在对比特错误进行LDPC译码之前对页面寄存器中数据的错误位置先进行比特翻转,降低一部分比特错误,然后再执行译码操作译码,以此减小译码延迟,从而提高闪存存储系统读性能。

    一种提升闪存存储系统读性能的方法

    公开(公告)号:CN107391299A

    公开(公告)日:2017-11-24

    申请号:CN201710578508.3

    申请日:2017-07-17

    Abstract: 本发明公开了一种提升闪存存储系统读性能的方法。NAND闪存被广泛应用,读性能是闪存的重要性能之一,它的提升对于NAND闪存更广泛的应用与发展有着至关重要的作用。然而传统的数据读取方法读操作时间开销较大,会造成译码延迟高,系统读性能低。因此,为了提高存储系统的读性能,本发明先将原始比特数据与受到编程干扰后的比特数据进行对比得出比特错误位置信息,继而利用此信息,在对比特错误进行LDPC译码之前对页面寄存器中数据的错误位置先进行比特翻转,降低一部分比特错误,然后再执行译码操作译码,以此减小译码延迟,从而提高闪存存储系统读性能。

    一种基于可变码率的纠错码提高固态盘的可靠性方法

    公开(公告)号:CN106484558A

    公开(公告)日:2017-03-08

    申请号:CN201610834489.1

    申请日:2016-09-20

    CPC classification number: G06F11/1012

    Abstract: 本发明公开了一种基于可变码率的纠错码提高固态盘的可靠性方法,随着固态盘存储密度的提升,数据可靠性遭到破坏。纠错码被使用以保证数据可靠性,在固态盘使用的整个过程,传统的方法采用同一码率的纠错码来保证数据的整体可靠性。但是,在固态盘使用的最初阶段,擦写次数较少,比特错误率较低,需要较低纠错能力的码,采用这种同一码率的纠错码会造成一定的空间和计算开销。为了适应固态盘闪存寿命的变化,我们采用具有不同码率的纠错码来保证数据的可靠性进而提升性能和降低开销。具有不同码率的低密度奇偶检验码被采用,同时根据固态盘闪存块的使用情况采用不同的LDPC译码方法,以取得可靠性和译码延迟之间的平衡。

    一种可靠比特感知的LDPC译码方法、设备及系统

    公开(公告)号:CN115547368B

    公开(公告)日:2024-05-24

    申请号:CN202211116799.1

    申请日:2022-09-14

    Abstract: 本发明公开了一种可靠比特感知的LDPC译码方法、设备及系统,属于全息存储技术领域,包括:将像素数据页中每N个像素划分为一个像素块后,解调为对应的比特数据,并计算各比特数据的对数似然比,得到初始LLR;根据像素块所包含的相位种类识别解调所得比特数据中的可靠比特后,对初始LLR中可靠比特的权重进行更新,使可靠比特的权重高于非可靠比特的权重,得到目标LLR;利用目标LLR激活LDPC译码过程;对于任意第i个像素块,其解调所得比特数据中可靠比特的识别方法包括:若其所包含的Mi种相位解映射所得比特数据存在公共比特,则将公共比特确定为可靠比特。本发明能够有效提高LDPC译码过程中初始LLR的计算精度,从而提高系统的读性能,并提高数据可靠性。

    相位调制型全息存储系统的编码/译码方法、设备及系统

    公开(公告)号:CN113517896A

    公开(公告)日:2021-10-19

    申请号:CN202110771818.3

    申请日:2021-07-08

    Abstract: 本发明公开了一种相位调制型全息存储系统的编码/译码方法、设备及系统,属于全息存储技术领域,编码方法包括:记录数据时,先对用户数据依次进行1~N级编码,之后对用户数据、所有校验数据和部分嵌入式数据一起进行相位编码;1级编码包括:对用户数据进行纠错编码;i级编码包括:选取部分用户数据和部分嵌入式数据组成码字进行纠错编码,i∈{2,3,……,N};译码方法包括:从读取的数据页中提取用户数据、嵌入式数据和校验数据;利用1级编码产生的校验数据对用户数据进行1级译码,若译码不成功,则依次启动下一级译码,逐步获得部分正确的用户数据,之后重新进行1级译码,重复直至1级译码成功。本发明能够增强对用户数据的保护,提高数据可靠性。

    一种多模态学习过程状态信息压缩记录方法

    公开(公告)号:CN105516280B

    公开(公告)日:2019-01-04

    申请号:CN201510864542.8

    申请日:2015-11-30

    Abstract: 本发明涉及对在线教学中学习者学习过程的状态信息进行采集和压缩记录的方法,旨在提供一种多模态学习过程状态信息采集与基于事件触发方式的云记录方法。本发明包括信息(表情、姿态、眼部状态、视线、声音等)采集装置、信息处理装置和异常信息云记录装置,通过对多种信息的处理,获得学习者的表情、姿态、眼部状态、视线、语音等特征数据,通过对单模态信息的时序判别学习者的学习状态,并利用多模态信息的组合相互校正,从而触发数据云记录;本发明提出的在线学习者自适应云学习过程记录方法,以及在学习情境下基于学习状态判别的触发记录方法在提升网络教学系统的学习过程检测和智能化方面具有广阔的应用前景。

    一种适用于光存储的二维折叠纠错方法、控制器及系统

    公开(公告)号:CN117672274A

    公开(公告)日:2024-03-08

    申请号:CN202311635529.6

    申请日:2023-12-01

    Abstract: 本发明公开了一种适用于光存储的二维折叠纠错方法、控制器及系统,属于光存储技术领域,包括:对待编码的数据块分别进行横向折叠和纵向折叠,得到数据块Dr和Dl,横向折叠时,将同一行中的每两个符号作为一组进行按位异或,纵向折叠时,将同一列中的每两个符号作为一组进行按位异或,所有的符号组合形成包含所有符号的环;对数据块Dr和Dl中的数据分别进行RS码编码,得到横向校验块和纵向校验块;对横向校验块和纵向校验块进行RS码编码,将所得校验符号交织为额外校验块;将数据块、横向校验块、纵向校验块和额外校验块组织为编码块,写入光存储介质。本发明能够在校验符号数量不变的情况下,提高对光存储介质中较大块状错误的纠错能力。

    一种可靠比特感知的LDPC译码方法、设备及系统

    公开(公告)号:CN115547368A

    公开(公告)日:2022-12-30

    申请号:CN202211116799.1

    申请日:2022-09-14

    Abstract: 本发明公开了一种可靠比特感知的LDPC译码方法、设备及系统,属于全息存储技术领域,包括:将像素数据页中每N个像素划分为一个像素块后,解调为对应的比特数据,并计算各比特数据的对数似然比,得到初始LLR;根据像素块所包含的相位种类识别解调所得比特数据中的可靠比特后,对初始LLR中可靠比特的权重进行更新,使可靠比特的权重高于非可靠比特的权重,得到目标LLR;利用目标LLR激活LDPC译码过程;对于任意第i个像素块,其解调所得比特数据中可靠比特的识别方法包括:若其所包含的Mi种相位解映射所得比特数据存在公共比特,则将公共比特确定为可靠比特。本发明能够有效提高LDPC译码过程中初始LLR的计算精度,从而提高系统的读性能,并提高数据可靠性。

    可靠性差异感知的LDPC译码方法、设备及系统

    公开(公告)号:CN113541697A

    公开(公告)日:2021-10-22

    申请号:CN202110771866.2

    申请日:2021-07-08

    Abstract: 本发明公开了一种可靠性差异感知的LDPC译码方法、设备及系统,属于全息存储技术领域,包括:将获取到的像素数据页中每N个像素划分为一个像素块,统计各像素块中相同相位的最大个数,以确定各像素块对应的相位数据以及各相位数据的可靠性;将各相位数据解映射为相应的比特数据,并计算各比特数据的对数似然比,得到初始LLR;将相位数据的可靠性作为其所对应的比特数据的可靠性,并根据可靠性更新各比特数据的初始LLR中的权重,使得可靠性越高的比特数据的初始LLR中权重越大;更新权重时,初始LLR的极性不变;利用更新后的初始LLR激活LDPC译码过程,以完成对像素数据页的译码。本发明能够提高初始LLR信息的准确度,有效降低译码延迟,从而提升系统读性能。

Patent Agency Ranking