基于超导异或门生成时钟信号的方法以及时钟发生器

    公开(公告)号:CN114399054A

    公开(公告)日:2022-04-26

    申请号:CN202210048631.5

    申请日:2022-01-17

    Abstract: 提供一种基于超导异或门生成时钟信号的方法,所述超导异或门包括第一输入端、第二输入端、时钟端和输出端,所述方法包括:将触发控制信号输入至所述异或门的第一输入端和时钟端;将所述异或门的输出端的数据传送至所述异或门的时钟端和第二输入端;以及从所述异或门的输出端输出所述时钟信号;其中,所述触发控制信号到达所述异或门的时钟端的时间晚于到达所述异或门的第一输入端的时间,以及所述异或门的输出端的数据到达所述异或门的时钟端的时间晚于到达所述异或门的第二输入端的时间。

    一种超导流水线电路及处理器

    公开(公告)号:CN112116094A

    公开(公告)日:2020-12-22

    申请号:CN202010875646.X

    申请日:2020-08-27

    Abstract: 提供一种超导流水线电路,至少包括:第一可清零寄存器组、第一逻辑组合电路、第二可清零寄存器组以及第二逻辑组合电路,其中第一和第二可清零寄存器组用于在使能信号的控制下接收数据输入,并在第一时钟的控制下,将接收的输入数据进行输出;第一逻辑组合电路接收第一可清零寄存器组的输出数据,并在第一时钟的控制下将该数据运算之后输出至第二可清零寄存器组;第二逻辑组合电路接收第二可清零寄存器组的输出数据,并在第一时钟的控制下将该数据运算之后进行输出;其中,第二逻辑组合电路还用于生成内部清零信号以及阻塞信号;阻塞信号用于控制使能信号的有效和无效,以及内部清零信号用于控制第一和第二可清零寄存器组清零。

    一种超导并行寄存器堆装置

    公开(公告)号:CN112114875B

    公开(公告)日:2023-06-02

    申请号:CN202010876462.5

    申请日:2020-08-27

    Abstract: 提供一种超导并行寄存器堆装置,该装置包括N个寄存器组,其中N为大于等于2的整数,该N个寄存器组分别包括用于接收数据输入的数据输入端,用于接收写数据地址的写地址输入端,用于接收写使能信号的写使能端,用于接收时钟信号的时钟输入端,用于接收读数据地址的读地址输入端以及用于将数据输出的数据输出端;其中,该N个寄存器组的数据输入端连接在一起,该N个寄存器组的写地址输入端连接在一起,以及该N个寄存器组的写使能端连接在一起。

    超导译码器装置
    25.
    发明授权

    公开(公告)号:CN113361718B

    公开(公告)日:2023-04-28

    申请号:CN202110689803.2

    申请日:2021-06-22

    Abstract: 提供一种超导2/4译码器,其包括:第一与门,包括用于接收第二地址位的第一输入端,用于接收取反后的第一地址位的第二输入端,以及用于将数据输出的输出端;第二与门;其包括用于接收取反后的第一地址位的第一输入端,用于接收取反后的第二地址位的第二输入端,以及用于将数据输出的输出端;第三与门,其包括用于接收第二地址位的第一输入端,用于接收第一地址位的第二输入端,以及用于将数据输出的输出端;第四与门,其包括用于接收取反后的第二地址位的第一输入端,用于接收第一地址位的第二输入端,以及用于将数据输出的输出端;其中,第一与门、第二与门、第三与门以及第四与门还包括用于接收时钟信号的时钟端。

    超导脉冲计数器
    26.
    发明公开

    公开(公告)号:CN115001482A

    公开(公告)日:2022-09-02

    申请号:CN202210598684.4

    申请日:2022-05-30

    Abstract: 提供一种1位超导脉冲计数器,包括:超导异或门,包括用于接收超导脉冲信号的第一输入端和时钟端,用于输出数据的输出端,以及用于接收超导异或门的输出端的数据的第二输入端;DFFC触发器,包括用于接收超导异或门的输出端的数据的输入端,用于接收超导脉冲信号的时钟端,以及用于输出数据的第一输出端和第二输出端;以及Q_D转换器,包括用于接收DFFC触发器的第一输出端的数据的第一输入端,用于接收DFFC触发器的第二输出端的数据的第二输入端,以及用于输出电平信号的输出端。还提供一种N位超导脉冲计数器,包括N个1位超导脉冲计数器,第N个1位超导脉冲计数器用于接收第N‑1个超导脉冲计数器的进位信号,输出第N位电平信号,以及输出进位信号。

    超导寄存器堆装置及其控制方法

    公开(公告)号:CN113128172A

    公开(公告)日:2021-07-16

    申请号:CN202110439614.X

    申请日:2021-04-23

    Abstract: 提供一种超导寄存器堆装置,包括m个寄存器组,每个寄存器组包括n个寄存器单元,其中m和n均为大于等于2的整数。每个寄存器单元包括用于接收数据输入的数据输入端,用于接收写入控制信号的写入控制端,用于接收时钟信号的时钟输入端,以及用于将数据输出的数据输出端。其中,m个寄存器组的相同位的寄存器单元的数据输入端通过多个SPL器件连接在一起;m个寄存器组的相同位的寄存器单元的数据输出端通过多个CB器件连接在一起。

    针对低温多芯片计算系统的模拟方法及其系统

    公开(公告)号:CN115374732A

    公开(公告)日:2022-11-22

    申请号:CN202210880357.8

    申请日:2022-07-25

    Abstract: 本申请公开了一种针对低温多芯片计算系统的模拟方法,方法包括:跨温区多芯片模拟通信系统搭建步骤、低温多芯片功能模拟步骤及低温多芯片时序模拟步骤;搭建相互通信连接的低温多芯片计算系统及室温数据通信系统,基于多种芯片的设计规范,行为级模拟描述低温中用于计算的多种芯片的功能以及多种芯片之间交互运行功能,并模拟多种芯片的输出执行结果;基于多种芯片的设计规范,模拟低温下各芯片内部的周期工作时序,并模拟多种芯片间的通信协议,以模拟低温多芯片计算系统的时序,并验证各个时序的正确性。本发明针对复杂的低温多芯片计算进行仿真和模拟,以便在流片前通过仿真调试及早发现系统问题并进行修改。

    板间通信接口系统
    29.
    发明公开

    公开(公告)号:CN115296742A

    公开(公告)日:2022-11-04

    申请号:CN202210764461.0

    申请日:2022-06-29

    Abstract: 本发明提出一种板间通信接口系统,包括:多个光纤通信单元,多个光纤通信单元之间通过光纤互联;每一个所述光纤通信单元均配置有光纤通信模块作为通信接口,还配置有Aurora协议IP核模块,与所述光纤通信模块互联。该系统基于Aurora协议实现光纤通信互联,满足了高速率和大容量等需求,使得数据在跨板卡之间也能高效、正确传输,提高传输速率,实现了远距离数据传输,消除了在电磁环境中外部设备对超导设备造成的干扰。

    跨平台光纤传输系统
    30.
    发明公开

    公开(公告)号:CN115296741A

    公开(公告)日:2022-11-04

    申请号:CN202210764423.5

    申请日:2022-06-29

    Abstract: 本发明提出一种跨平台光纤传输系统,所述系统包括:光纤通信转接单元与串并通信单元;所述光纤通信转接单元与所述串并通信单元均配置有光纤通信模块作为通信接口,所述光纤通信转接单元与所述串并通信单元之间通过所述光纤通信模块进行数据通信;所述光纤通信转接单元与上位机之间采用基于RIFFA可重用集成架构搭建PCIe进行数据传输。该跨平台光纤传输系统,系统性能高,能够实现跨平台、多板卡之间通信。

Patent Agency Ranking