-
公开(公告)号:CN110456260A
公开(公告)日:2019-11-15
申请号:CN201910583499.6
申请日:2019-07-01
Applicant: 南京邮电大学
IPC: G01R31/3185 , H04L9/00 , H04L9/08
Abstract: 本发明涉及一种密钥隔离安全扫描链电路,属于集成电路技术领域,包括安全扫描链电路、密钥隔离器电路和控制器电路;所述控制器电路通过所述密钥隔离器电路连接所述安全扫描链电路;所述安全扫描链电路包括相连的若干个普通扫描寄存器和安全扫描寄存器,该电路可以针对加密芯片的密钥提供安全有效地保护,使芯片无法被黑客攻击。安全扫描链电路中扫描寄存器包括普通扫描寄存器(SFF)和安全扫描寄存器(SSFF)。安全扫描寄存器由一个普通扫描寄存器、一个异或逻辑门和一个反向器组成。密钥隔离器电路将扫描链电路与密钥生成电路隔离,控制器电路使能密钥隔离器电路加载密钥。本电路在有效保证密钥安全的同时,对故障覆盖率的影响较小,并且面积消耗较小。
-
公开(公告)号:CN110175988A
公开(公告)日:2019-08-27
申请号:CN201910339022.3
申请日:2019-04-25
Applicant: 南京邮电大学
Abstract: 本发明提供了一种基于深度学习的布匹缺陷检测方法。该方法包括:建立不同类型缺陷的布匹检测图像库及其标签库;建立基于深度学习的目标检测模型,包括基础网络、区域提议网络和Fast R-CNN检测网络;建立基于深度学习的图像分类模型;在准备好的各图库上训练已建立的目标检测模型或图像分类模型,训练过程中每次迭代的输入数据都执行数据增强操作,根据检测出的布匹中缺陷的相对位置,检测布匹有无缺陷,若有缺陷则利用图像分类模型确定布匹的缺陷类型。与传统的图像识别方法相比,本发明无需人工设计繁琐的图像特征提取器,可以帮助工作人员完成初步的布匹图像数据筛选,为后续的进一步检测奠定基础,减轻了工作强度并提升了纺织产业的智能化水平。
-
公开(公告)号:CN109034379A
公开(公告)日:2018-12-18
申请号:CN201811187834.2
申请日:2018-10-12
Applicant: 南京邮电大学
IPC: G06N3/06
CPC classification number: G06N3/061
Abstract: 本发明针对忆阻器作为处理器电子元器件的的特殊要求,提出一种由类脑器件忆阻器搭建的神经元及神经元电路,能够实现类似人类神经元细胞的信号存储和处理,并且其单个神经元细胞上面可扩充性地连接成百上千个忆阻器,这为忆阻器的大规模的使用提供了十分可行的电路设计方式。结合其他类的电子器件诸如CMOS管、Selector、纳米导线、以及脉冲设计方面的知识,在本发明中创造性地解决了忆阻器作为处理器核心器件所设计的神经元细胞在生物学方面所面临的多突触连接、正向刺激、反向刺激、细胞核存储、突触前端、突出后端等生物学方面的设计问题,实现(正向和反向)信号在神经元之内的处理和神经元之间的传递,并搭建了相应的神经元细胞和神经元网络电路。
-
公开(公告)号:CN108549301A
公开(公告)日:2018-09-18
申请号:CN201810592473.3
申请日:2018-06-11
Applicant: 南京邮电大学南通研究院有限公司
IPC: G05B19/042 , G01S19/14 , H04L7/00
Abstract: 本发明公开了一种超宽带探地雷达控制系统,包括同步时钟生成电路;GPS定位模块;测量轮编码器模块;用于等效采样的数控延时电路、ADC模数转换电路;以及主控制器。所述同步时钟生成电路,GPS定位模块,测量轮编码器模块,数控延时电路,模数转换电路均与主控制器相连接。所述的同步时钟生成电路还与外部超宽带雷达发射机相连。所述数控延时电路还与外部等效采样取样脉冲发生电路相连。所述ADC模数转换电路还与外部等效采样取样门相连。所述主控制器还通过以太网与外部服务器相连。本发明缩小了超宽带探地雷达控制系统的体积,简化了系统的连接线缆,提高了超宽带雷达系统可靠性。
-
公开(公告)号:CN106849916A
公开(公告)日:2017-06-13
申请号:CN201710122968.5
申请日:2017-03-03
Applicant: 南京邮电大学
IPC: H03K5/156
CPC classification number: H03K5/156
Abstract: 本发明主要是涉及一种超宽带脉冲产生电路,包括微分电路,负反馈网络,直流偏置模块、开关电路、放大电路、整形网络。所述微分电路与外部数字信号相连接;放大电路与开关电路相连接将脉冲信号的幅度放大;最后我们用整形网络的两级微分电路将放大的脉冲信号整形成一个纳秒级的超宽带脉冲信号。所述开关电路是利用三极管的开关特性产生一个开关控制的方波信号;所述放大电路是将产生的幅度较高方波信号的经过三极管和储能电感进行放大,使输出波形的幅度比较大;所述整形网络将幅度较大的脉冲信号经过两级微分电路整形成一个纳秒级的超宽带脉冲信号。根据上述方案产生一个不含直流分量的超宽带脉冲信号,很适合天线发射,降低了整个电路的复杂性。
-
公开(公告)号:CN106021667A
公开(公告)日:2016-10-12
申请号:CN201610309703.1
申请日:2016-05-11
Applicant: 南京邮电大学
IPC: G06F17/50
Abstract: 本发明提供了一种绝缘衬底上的硅和体硅横向功率二极管结构参数的提取方法。首先,在某一适当区间内测得不同衬底电压下的击穿电压,根据测试结果绘制击穿电压随衬底电压变化曲线图,提取曲线峰值对应的最优衬底电压Vsub。对于SOI横向功率二极管,根据公式和若已知顶层硅浓度、顶层硅厚度和埋氧层厚度中的任意两项,即可提取第三项。对于体硅横向功率二极管,根据公式和若已知外延层浓度、外延层厚度和衬底浓度中的任意两项,即可提取第三项。本发明为SOI和体硅横向功率二极管结构参数的提取提供了一种简单、非破坏性和高精度的方法。
-
公开(公告)号:CN209946682U
公开(公告)日:2020-01-14
申请号:CN201921278066.1
申请日:2019-08-08
Applicant: 南京邮电大学 , 南京邮电大学南通研究院有限公司
IPC: G05B19/042
Abstract: 一种基于正交相位选通的等效采样控制电路,其中,触发信号产生电路采用VCO产生5GHz精准频率信号,依次经过2分频、4分频、8分频电路,形成基于5GHz的相分8分频625MHz信号,由FPGA控制电路控制时钟选通电路对8路分频时钟信号进行选通控制,按照同一周期内的相序逐次驱动ADC采样时钟,从而实现对反射脉冲的8个周期不同相位的信号幅值进行采样,高速ADC电路预先设置接收信号频率为6.25MHz,则每路触发信号经过100个周期可以完成一个周期的采样,然后离散波形重构电路对这些样本值按照采样时间和触发相位顺序组合形成完整的回波信号。本实用新型具有数字集成度高,探测速度快,分辨率高等特点。实现了对回波信号的良好接收,采样效率提高80%。(ESM)同样的发明创造已同日申请发明专利
-
公开(公告)号:CN209562811U
公开(公告)日:2019-10-29
申请号:CN201920219177.9
申请日:2019-02-21
Applicant: 南京邮电大学 , 南京邮电大学南通研究院有限公司
Abstract: 一种山区铁路事故预防系统,由若干个传感子系统、若干个车站和一个数据监听中心构成,所述若干个传感子系统依次设在铁路沿线,位于各个车站之间,通过陀螺仪检测铁路路段状况,并将路况信息依次传递至相应车站,最后车站将信息通过移动网络上传到数据监听中心。本实用新型通过自建局域网解决了在偏僻地区的信号覆盖问题;LoRa运用了扩频技术提高了通讯距离,LoRa通讯距离有3km远;超低功耗单片机,在电池供电模式只需要的4nA,使得传感子系统低功耗,不需要单独铺设电线来供电。
-
公开(公告)号:CN210244120U
公开(公告)日:2020-04-03
申请号:CN201921278433.8
申请日:2019-08-08
Applicant: 南京邮电大学 , 南京邮电大学南通研究院有限公司
IPC: G05B19/042 , G01V3/12
Abstract: 一种基于延时控制的等效采样电路,通过接收天线接收雷达电路的周期回波信号,FPGA控制电路通过内部锁相环倍频产生10MHz方波信号,时钟经过延时电路对每个周期的时钟方波产生100皮秒的信号延时,再经过采样脉冲产生电路产生一个周期为100.1ns的采样脉冲。采样脉冲主要用来控制采样保持电路的采样与保持,由于脉冲信号和回波信号的频率不同,经过1000个采样脉冲,整个电路最终完成一次完整回波信号的采样。根据上述方案设计的一种基于延时控制的等效采样电路,采样输出波形与原始信号包络基本类似,同时频率降低了1000倍。这种等效采样电路可实现利用低速A/D对高速信号的数据采集,大大降低了整个电路设计的成本。(ESM)同样的发明创造已同日申请发明专利
-
公开(公告)号:CN209787154U
公开(公告)日:2019-12-13
申请号:CN201920561078.9
申请日:2019-04-23
Applicant: 南京邮电大学 , 南京邮电大学南通研究院有限公司
Abstract: 本实用新型公开了一种采样频率可调的模数转换器,包括含有非交叠时钟、自举开关、运算放大器、内部时钟产生单元、DAC控制逻辑单元、异步延时逻辑模块、DAC电容阵列、延时逻辑模块、第一延时选择器和第二延时选择器;本实用新型采用第一延时选择器和第二延时选择器,第一延时选择器和第二延时选择器均采用三种相同的延时时间,通过选择延时时间方式,形成不同的异步时钟,从而达到采样频率可调;本实用新型中采用一级运放加二级锁存作为比较器,可以阻止回扫噪声,提高比较速度。(ESM)同样的发明创造已同日申请发明专利
-
-
-
-
-
-
-
-
-