基于编程大模型的算力调度引擎生成方法及电子设备

    公开(公告)号:CN119960740A

    公开(公告)日:2025-05-09

    申请号:CN202510061121.5

    申请日:2025-01-14

    Abstract: 本申请公开了基于编程大模型的算力调度引擎生成方法及电子设备,方法包括:获取目标文本模板,目标文本模板填充有算力调度引擎相对于算力调度系统的多个模板描述信息;按照目标数据交换格式,将目标文本模板中的多个模板描述信息转化为目标格式文件;将目标格式文件输入到目标编程大模型,得到针对算力调度系统的调度系统代码;获取预设调度引擎代码,将调度系统代码与预设调度引擎代码进行融合,得到待测试调度引擎代码;对待测试调度引擎代码进行测试,得到测试结果;当测试结果为测试通过时,针对测试通过的待测试调度引擎代码,生成目标算力调度引擎代码文档。在本发明实施例中,减少了开发人员的手动编码时间,提升了开发效率。

    C2F应用数据异常检测模型训练方法、异常检测方法及相关设备

    公开(公告)号:CN119884759A

    公开(公告)日:2025-04-25

    申请号:CN202510350973.6

    申请日:2025-03-24

    Abstract: 本申请实施例提出的C2F应用数据异常检测模型训练方法、异常检测方法及相关设备,方法包括:基于预设滑动步长,根据多个连续的时间序列数据得到多个连续的C2F应用数据序列;逐一对每个C2F应用数据序列进行变量掩码处理,得到每个C2F应用数据序列对应且互补的提示词前缀和提示词答案;将提示词前缀输入C2F应用数据异常检测模型进行数据预测,生成预测提示数据;根据每个预测提示数据与对应的提示词答案计算得到损失值,基于损失值对C2F应用数据异常检测模型进行模型训练,训练后的C2F应用数据检测模型用于对C2F应用数据进行异常检测,提高了C2F应用数据异常检测的精准性。

    漏洞扫描方法、装置、存储介质及计算机设备

    公开(公告)号:CN119743328A

    公开(公告)日:2025-04-01

    申请号:CN202510139261.X

    申请日:2025-02-08

    Abstract: 本申请实施例提供一种漏洞扫描方法、装置、存储介质及计算机设备,通过获取流图描述,所述流图描述为对概念验证库中的多个概念验证的概念验证名称按照流图规则进行编译得到;将所述流图描述转换为语法树,所述语法树包括每个所述概念验证的概念验证名称,以及每个所述概念验证之间的执行规则;按照所述语法树中的执行规则调用每个所述概念验证进行漏洞扫描,得到扫描结果,通过流图描述,将多个POC的组合逻辑以流图规则的抽象方式表示出来,从而使计算机设备将流图描述转换为语法树,以树状形式直观地呈现了POC之间的执行规则,从而依次调用每个POC进行漏洞扫描,避免对存储于POC库中的POC进行重新编译,提高POC复用性以及漏洞扫描效率。

    数据实时监控系统、方法、电子设备及存储介质

    公开(公告)号:CN118133273A

    公开(公告)日:2024-06-04

    申请号:CN202311771813.6

    申请日:2023-12-20

    Abstract: 本申请实施例提供了一种数据实时监控系统、方法、电子设备及存储介质,属于数据监控技术领域。系统包括:数据过滤模块,用于采集目标事件的第一数据,对第一数据进行过滤处理,得到第二数据;监控模块,用于接收数据过滤模块发送的第二数据;管理模块,用于接收监控模块发送的第二数据,对第二数据进行分析得到数据决策结果,并将数据决策结果发送给监控模块;响应模块,用于接收监控模块发送的数据决策结果,根据数据决策结果确定是否继续执行目标事件,能够提高数据监控系统的实时性。

    浮点运算单元测试方法、装置、集控设备以及存储介质

    公开(公告)号:CN113407392B

    公开(公告)日:2022-07-29

    申请号:CN202110562416.2

    申请日:2021-05-21

    Abstract: 本发明公开一种浮点运算单元测试方法,用于集控设备,所述集控设备与待测试浮点运算单元连接,所述方法包括以下步骤:接收用户发送的第一目标配置参数和目标测试用例数量;基于所述第一目标配置参数和所述目标测试用例数量,利用预设测试包集合,生成目标测试用例;将所述目标测试用例发送至所述待测试浮点运算单元,以使所述待测试浮点运算单元利用所述目标测试用例进行测试,以获得测试结果;接收所述待测试浮点运算单元返回的所述测试结果。本发明还公开一种浮点运算单元测试装置、集控设备以及计算机可读存储介质。利用本发明的方法,提高了待测试浮点运算单元的测试效率。

    测试逻辑设计异常特性的验证平台、装置及存储介质

    公开(公告)号:CN113312226B

    公开(公告)日:2022-07-01

    申请号:CN202110694728.9

    申请日:2021-06-22

    Abstract: 本发明公开了一种测试逻辑设计异常特性的验证平台,包括:异常激励生成器,用于生成随机异常测试激励,获取随机异常测试激励的激励特征,并将激励特征发送至配置生成器;配置生成器,用于获取与激励特征对应的第一配置信息与第二配置信息,以及将第一配置信息发送至参考模型,将第二配置信息发送至比较器。本发明还公开了一种测试逻辑设计异常特性的验证装置以及存储介质。本发明通过不同异常测试激励生成的配置信息对参考模型以及比较器的功能进行动态配置,使得验证平台可适应不同异常特性的验证,从而可支持异常特性的随机激励测试,无需针对不同异常特性单独开发定向测试用例,提高了异常特性的验证效率和质量。

    调试系统、调试方法、设备及计算机可读存储介质

    公开(公告)号:CN111813702A

    公开(公告)日:2020-10-23

    申请号:CN202010942457.X

    申请日:2020-09-09

    Abstract: 本发明公开了一种调试系统、调试方法、设备及计算机可读存储介质。本发明通过设置带有图形化界面的集控装置,选择集控装置中与真实电路板参数对应的第一构件构建模拟电路板,并选择集控装置中第二构件将预设指令集运行在模拟电路板上,获取运行结果;然后,选择集控装置中第二构件将预设指令集运行在真实电路板上,获取运行结果;再,根据真实电路板以及模拟电路板的运行结果确定对真实目标板真实电路板指令集的调试结果;解决了相关技术中嵌入式仿真构建以及调试的直观性低、复杂度高,从而造成软件工程师工作效率低,增加整个开发流程周期的问题。

Patent Agency Ranking