-
公开(公告)号:CN103150264A
公开(公告)日:2013-06-12
申请号:CN201310018123.3
申请日:2013-01-18
Applicant: 浪潮电子信息产业股份有限公司
CPC classification number: G06F11/3608 , G06F11/3664 , G06F12/0815 , G06F12/0837 , G06F17/5009 , G06F2212/2542 , G06F2212/621
Abstract: 本发明提出了一种基于扩展型Cache Coherence协议的多级一致性域仿真验证和测试方法。构建了一种基于扩展型Cache Coherence协议的多级一致性域CC-NUMA系统协议的仿真模型,发明系统关键节点内协议表查询与状态转换执行机制,确保单计算域内维护Cache Coherence协议并且多个计算域之间也同时维护Cache Coherence协议,域内与域间的传输确保准确性、稳定性;提出一种可信的协议入口转换覆盖率评价驱动验证方法,通过加载经优化的事务发生器推动模型进行事务处理,在运行结束时获得覆盖率指标,较之随机事务推进机制提高验证效率。通过构建一个多处理器多一致性域验证系统模型并开展相关仿真验证,进一步确认该方法的适用性和有效性。
-
公开(公告)号:CN113849867A
公开(公告)日:2021-12-28
申请号:CN202111011868.8
申请日:2021-08-31
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本申请公开了一种加密芯片,基于FPGA设计,包括:搬运填充模块;与搬运填充模块连接的8个缓存队列;与每个缓存队列均连接的轮转计数模块;与8个缓存队列一一对应连接的Z32组合逻辑模块;与8个Z32组合逻辑模块分别连接的缓存模块;与缓存模块连接的映射模块;与映射模块连接的线性变换逻辑模块;与缓存模块、轮转计数模块及线性变换逻辑模块连接的运算模块。本申请提供的加密芯片基于FPGA设计,属于硬件逻辑,可重构,可迭代,抗干扰能力强;且缓存队列有8个,每个缓存队列中数据的处理过程互不干扰,可以并行执行,加密效率高;此外,加密芯片中设置有数据缓存结构,可以进行流控,防止数据堵塞;适用性好。
-
公开(公告)号:CN113726462A
公开(公告)日:2021-11-30
申请号:CN202110875137.1
申请日:2021-07-30
Applicant: 浪潮电子信息产业股份有限公司
IPC: H04B17/391 , H04B17/382
Abstract: 本申请提供了一种PCIe虚拟信道选择方法、装置、系统及介质,该方法包括:将预设时段内多个虚拟信道的使用状态输入预先得到的遗传算法模型;预先得到的遗传算法模型根据历史时段内多个虚拟信道的使用状态,和历史时段内多个虚拟信道和多个数据包之间的旧对应关系通过训练预先获得;旧对应关系为出厂设置的对应关系;预先得到的遗传算法模型输出多个虚拟信道与多个数据包之间的第一新对应关系;根据第一新对应关系,选择当前待传输数据包对应的虚拟信道。从而可以准确快速的选择当前待传输数据包对应的合适的虚拟信道,可以提高虚拟信道的利用率,防止虚拟信道拥堵的同时,提高了效率,防止空闲资源的浪费。
-
-