-
公开(公告)号:CN1825481A
公开(公告)日:2006-08-30
申请号:CN200610008596.5
申请日:2006-02-17
Applicant: 株式会社日立制作所 , 尔必达存储器株式会社
CPC classification number: G11C15/04 , G11C15/043
Abstract: 课题是实现具备CAM的半导体器件的高速化或功耗的降低。把不同相位的控制时钟分配给已分割成多个存储区BK1、BK2的存储区阵列,用不同的相位进行词条和检索关键字的处理(读出动作、检索动作)。存储区化的存储区阵列,由分割得更小的多个子阵列SARYU、SARYL构成,在2个子阵列SARYU、SARYL中共用读写检索电路群RWSBK内的读出放大器。这时,就成为从双方的子阵列SARYU、SARYL把位线每个一条地连接到读出放大器上的所谓的开放位线构成。把同一个检索表登录在多个存储区BK1、BK2内,依次反复地将连续输入的检索关键字输入到多个存储区BK1、BK2中,与不同相位的控制时钟同步地进行检索动作。
-
公开(公告)号:CN1645514A
公开(公告)日:2005-07-27
申请号:CN200410081864.7
申请日:2004-12-24
Applicant: 株式会社日立制作所 , 尔必达存储器株式会社
IPC: G11C15/04
CPC classification number: G11C15/04 , G11C15/043
Abstract: 本发明通过高效率地存储范围被指定的IP地址,减少必要的条目数,从而提高TCAM的存储器容量。本发明的具有代表性的一种装置如下:使存储信息(条目)和输入信息(比较信息或检索键)成为某一个位一定是逻辑值‘1’的公共的成组编码。此外,使匹配线成为分层结构,在多条副匹配线与多条搜索线的交点上设置存储器单元,进而使副匹配线通过副匹配判定电路与主匹配线分别连接,在主匹配线上设置主匹配判定电路。
-