一种CT探测器AD阵列同步采集方法

    公开(公告)号:CN113704159A

    公开(公告)日:2021-11-26

    申请号:CN202111114143.1

    申请日:2021-09-23

    Abstract: 本发明公开了一种CT探测器AD阵列同步采集方法,包括SCK主时钟,所述SCK主时钟向外输出信号驱动AD阵列,所述SCK主时钟通过片内的PLL产生同频但不同相位的若干时钟,各通道用各自锁定的时钟对输入信号进行采集,将采集的数据进行时钟域穿越,统一到SCK主时钟域下进行后续处理。本发明能够自动找到每根输入数据线的采样窗口,降低基本制造和布局布线的限制,从而使得一片FPGA能驱动更多AD,不仅能降低成本,同时可以减少FPGA之间两两交互的信息,提高系统的稳定性。

    用于CT控制板内部低延迟连续穿越时钟域的电路和方法

    公开(公告)号:CN113054996A

    公开(公告)日:2021-06-29

    申请号:CN202110289976.5

    申请日:2021-03-18

    Abstract: 本发明涉及一种用于CT控制板内部低延迟连续穿越时钟域的电路和方法,将ADC输入数据按序移入移位寄存器,同时每输入一次数据,ADC输入时间就驱动位宽计数器加1;当位宽计数器值等于其最大计数值时,将移位寄存器中的数据锁存至数据锁存器一,同时锁存有效脉冲产生器在ADC时钟域下产生一个锁存有效的脉冲信号;将ADC时钟域下产生的脉冲信号进行取反并保持;将取反的脉冲保持信号在用户时钟域下连续打三拍,并对第二拍和第三拍信号进行异或,从而获得用户时钟域下的锁存有效脉冲;数据锁存器二将用户时钟域下的锁存有效脉冲作为使能信号,采集数据锁存器一输出的ADC输入数据,得到用户数据;优势在于:已极少的逻辑资源完成任意频率的时钟穿越。

    基于源同步LVDS-SERDES的CT探测器数据传输结构及数据传输方法

    公开(公告)号:CN112732629A

    公开(公告)日:2021-04-30

    申请号:CN202011641854.X

    申请日:2020-12-31

    Abstract: 本发明属于CT技术领域,具体涉及基于源同步LVDS‑SERDES的CT探测器数据传输结构及数据传输方法。包括数据聚合模块和M排探测器组,M≥2;各排探测器组均与数据聚合模块通信连接;各排探测器组均包括N个探测器模块,N≥2;所述每排探测器组中,各个探测器模块之间串行连接;各个探测器模块均搭载FPGA芯片。所述数据聚合模块上搭载有FPGA芯片。本发明提供了一种新型的串并结合数据传递方式。本发明使用FPGA芯片的通用差分引脚,使得设计时不再受Transeiver数量限制,能够高效利用FPGA芯片内部的逻辑资源。本发明能够节约成本、具有统一架构和可扩展性强的特点。

    基于FPGA的CT串行探测器模块集群的调试方法

    公开(公告)号:CN111324070A

    公开(公告)日:2020-06-23

    申请号:CN202010142055.1

    申请日:2020-03-04

    Abstract: 本发明涉及CT技术领域,尤其涉及一种基于FPGA的CT串行探测器模块集群的调试方法,包括以下步骤:对主控制板和探测器模块的备用引脚进行方向的定义;对各级探测器模块进行ID值的设置;在链路出现问题时,通过引脚对指令和数据的传输,获取所需ID值的探测器模块的数据信息;优点在于:通过探测器模块的FPGA灵活定义备用引脚的方向,实现主控制板指令的传送,无需硬件改动,即可实现在故障状态下能继续获取串行探测器模块集群的状态信息;该方法具有较高的可靠新,并且通过链式组织,理论上可以实现无限级联,TOPO结构较为灵活,改造成本也较低,同时还适用于各种不同类型的模块。

    一种用于智能MA变换的滑环角度校准方法

    公开(公告)号:CN110720939A

    公开(公告)日:2020-01-24

    申请号:CN201911010996.3

    申请日:2019-10-23

    Abstract: 本发明涉及CT设备技术领域,尤其涉及一种用于智能MA变换的滑环角度校准方法,包括包括以下步骤:计算角度偏差值;计算滑环的校准角度值;智能MA模块根据校准的角度值对MA值进行变换并输出;优点在于:无需滑环零位与实际零位对准,即可实现准确的智能MA变换,同时该方法对不同CT设备不同角度偏差均可实现校准。

    基于源同步LVDS-SERDES的CT探测器数据传输结构及数据传输方法

    公开(公告)号:CN112732629B

    公开(公告)日:2024-07-23

    申请号:CN202011641854.X

    申请日:2020-12-31

    Abstract: 本发明属于CT技术领域,具体涉及基于源同步LVDS‑SERDES的CT探测器数据传输结构及数据传输方法。包括数据聚合模块和M排探测器组,M≥2;各排探测器组均与数据聚合模块通信连接;各排探测器组均包括N个探测器模块,N≥2;所述每排探测器组中,各个探测器模块之间串行连接;各个探测器模块均搭载FPGA芯片。所述数据聚合模块上搭载有FPGA芯片。本发明提供了一种新型的串并结合数据传递方式。本发明使用FPGA芯片的通用差分引脚,使得设计时不再受Transeiver数量限制,能够高效利用FPGA芯片内部的逻辑资源。本发明能够节约成本、具有统一架构和可扩展性强的特点。

    一种探测器温度控制系统及方法

    公开(公告)号:CN113616227B

    公开(公告)日:2024-05-28

    申请号:CN202111117920.8

    申请日:2021-09-18

    Abstract: 本发明提供了一种探测器温度控制系统及方法,涉及医学设备控制领域,包括:若干探测器模块,每一所述探测器模块均包括PCB板以及闪烁晶体、用于温度监测的热敏电阻、模数转换芯片;所述模数转换芯片具有通过配置寄存器进行更改主时钟频率的功能;散热装置,用于探测器模块的降温;主控制板,设置有主控芯片,用于获取各个探测器模块上的温度数据,并控制所述模数转换芯片和散热装置的工作状态;当模数转换芯片采样频率为定值,主控芯片配置所述模数转换芯片的寄存器调节模数转换芯片的主时钟频率,以控制模数转换芯片加热,可以无需外置加热装置实现探测器模块温度的调节,克服现有探测器温度变化需要依赖外接加热装置的问题。

    一种CT机架的滑环定位系统、方法及计算机可读存储介质

    公开(公告)号:CN115493528B

    公开(公告)日:2024-05-24

    申请号:CN202211189782.9

    申请日:2022-09-28

    Abstract: 本发明提供了一种CT机架的滑环定位系统、方法及计算机可读存储介质,所述系统包括滑环,所述滑环的外环面设有相平行的第一带环,所述第一带环上交替设有若干个第一光源和第二光源,所述第一光源和第二光源的波长不同;还包括编码器,所述编码器与所述外环面相对应,所述编码器包括光电传感器和计数模块;当所述滑环旋转时,所述外环面上的第一光源、第二光源交替被所述光电传感器捕获,并且所述计数模块对所捕获的第一光源、第二光源的个数进行计数,根据所述计数、以及相邻两光源之间的角度来获取滑环当前的位置。

    一种CT探测器模块及数据采集方法
    19.
    发明公开

    公开(公告)号:CN114994104A

    公开(公告)日:2022-09-02

    申请号:CN202210593824.9

    申请日:2022-05-27

    Inventor: 陈修儒 倪健 朱炯

    Abstract: 本发明提供了一种CT探测器模块及数据采集方法,CT探测器模块包括FPGA芯片及ADC芯片,FPGA芯片的管脚组由以下管脚组成:MCLK管脚,向ADC芯片发送主时钟信号;CONV管脚,向ADC芯片发送翻转信号;DCLK管脚,ADC芯片向FPGA芯片发送驱动时钟信号;Data管脚,ADC芯片向FPGA芯片发送数据包,数据包包括:包头,由FPGA芯片设定,具有起始信息和最高位信息;数据,存储有控制信息;当FPGA芯片检测到包头内的信息变化为最高位信息时,记录此时DCLK管脚接收的驱动时钟信号为起始时刻,并以起始时刻为起点,驱动时钟信号内的保持时刻为终点接收数据包直至数据包转为低电平。采用上述技术方案后,使得采集到的数据稳定输出,探测器图像质量提高。

Patent Agency Ranking