基于源同步LVDS-SERDES的CT探测器数据传输结构及数据传输方法

    公开(公告)号:CN112732629A

    公开(公告)日:2021-04-30

    申请号:CN202011641854.X

    申请日:2020-12-31

    Abstract: 本发明属于CT技术领域,具体涉及基于源同步LVDS‑SERDES的CT探测器数据传输结构及数据传输方法。包括数据聚合模块和M排探测器组,M≥2;各排探测器组均与数据聚合模块通信连接;各排探测器组均包括N个探测器模块,N≥2;所述每排探测器组中,各个探测器模块之间串行连接;各个探测器模块均搭载FPGA芯片。所述数据聚合模块上搭载有FPGA芯片。本发明提供了一种新型的串并结合数据传递方式。本发明使用FPGA芯片的通用差分引脚,使得设计时不再受Transeiver数量限制,能够高效利用FPGA芯片内部的逻辑资源。本发明能够节约成本、具有统一架构和可扩展性强的特点。

    基于源同步LVDS-SERDES的CT探测器数据传输结构及数据传输方法

    公开(公告)号:CN112732629B

    公开(公告)日:2024-07-23

    申请号:CN202011641854.X

    申请日:2020-12-31

    Abstract: 本发明属于CT技术领域,具体涉及基于源同步LVDS‑SERDES的CT探测器数据传输结构及数据传输方法。包括数据聚合模块和M排探测器组,M≥2;各排探测器组均与数据聚合模块通信连接;各排探测器组均包括N个探测器模块,N≥2;所述每排探测器组中,各个探测器模块之间串行连接;各个探测器模块均搭载FPGA芯片。所述数据聚合模块上搭载有FPGA芯片。本发明提供了一种新型的串并结合数据传递方式。本发明使用FPGA芯片的通用差分引脚,使得设计时不再受Transeiver数量限制,能够高效利用FPGA芯片内部的逻辑资源。本发明能够节约成本、具有统一架构和可扩展性强的特点。

Patent Agency Ranking