一种配电电缆本体主绝缘层空穴缺陷模型的制作方法

    公开(公告)号:CN112505504A

    公开(公告)日:2021-03-16

    申请号:CN202011364290.X

    申请日:2020-11-27

    Abstract: 本发明涉及电缆模拟试验领域,更具体地,涉及一种配电电缆本体主绝缘层空穴缺陷模型的制作方法,模型包括一根与接头连接的电缆,电缆包括铜线芯,所述铜线芯的环形外侧设有主绝缘层,主绝缘层的环形外侧设有外半导电层,外半导电层的环形外侧设有铜屏蔽,铜屏蔽的环形外侧设有内护层,内护层环形外侧设有钢铠,钢铠环形外侧设有外护套,制作方法包括以下步骤:先剥离电缆外护套、钢铠和内护层,再将电缆逐层剥离铜屏蔽、外半导电层和主绝缘层,露出铜线芯,用针在主绝缘层径向开设气隙,在气隙表面填充有绝缘材料结构,从而产生空穴缺陷,在保证安全和不破坏其他结构的基础上,真实模拟了制造安装过程中产生的电缆本体主绝缘层空穴缺陷。

Patent Agency Ranking