工业总线主站接口卡、主站控制器及系统

    公开(公告)号:CN114281036A

    公开(公告)日:2022-04-05

    申请号:CN202111490413.9

    申请日:2021-12-08

    Abstract: 本发明公开了一种工业总线主站接口卡、主站控制器及系统,所述工业总线主站接口卡包括CPU电路模块、SATA接口电路模块和总线接口电路模块;所述CPU电路模块分别与所述SATA接口电路模块和所述总线接口电路模块通信连接;所述SATA接口电路模块用于存储操作系统的系统数据,所述操作系统用于运行总线协议栈;所述总线接口电路模块用于与工业总线从站进行总线数据的交互;所述CPU电路模块用于通过所述总线协议栈解析总线数据。本发明的工业总线主站接口卡,CPU电路模块通过总线接口电路模块与工业总线从站进行总线数据交互,并通过SATA接口电路模块的操作系统运行总线协议栈以解析总线数据,实现了通信功能和控制功能。

    IO模块的固件更新方法及IO模块
    12.
    发明公开

    公开(公告)号:CN113094067A

    公开(公告)日:2021-07-09

    申请号:CN202110340713.2

    申请日:2021-03-30

    Abstract: 本发明公开了一种IO模块的固件更新方法,IO模块的固件更新方法包括将位于同一固件内的第一程序和第二程序分别存储在IO模块的MCU片上存储器的第一存储区和第二存储区,第一存储区与低位地址相对应,第二存储区与高位地址相对应;当触发IO模块的固件更新条件时,执行第一程序以实现固件的更新。本发明将第一程序和第一程序合并为一个固件,并在一个工程进行开发,并将第一程序和第二程序在存储器上分区存放,在固件部署时可以通过一次部署完成IO模块的固件更新,方便维护,降低维护成本,通过一次部署完成IO模块的固件更新,减少了部署工作量和部署错误。

    基于FPGA的机器故障的检测方法、系统、设备及介质

    公开(公告)号:CN115387917B

    公开(公告)日:2024-08-09

    申请号:CN202211160357.7

    申请日:2022-09-22

    Abstract: 本发明公开了一种基于FPGA的机器故障的检测方法、系统、设备及介质,该检测方法应用于FPGA,该检测方法包括:读取功能节点的配置信息;对配置信息进行CRC校验,以得到CRC校验结果;基于配置信息读取功能节点对应的目标逻辑函数以及输入数值;基于目标逻辑函数对输入数值进行逻辑运算,以得到逻辑运算结果;基于CRC校验结果和/或逻辑运算结果检测机器是否出现故障。本发明基于FPGA读取上位机配置的逻辑组态的功能节点的配置信息,并执行该功能节点的逻辑运算以及校验功能,实现了基于FPGA执行各种复杂的ETS逻辑算法,能够准确、快速的检测机器的故障情况,提高了检测效率和用户体验。

    基于DCS系统的CAN总线的通信方法、系统、设备及介质

    公开(公告)号:CN115473761B

    公开(公告)日:2024-03-15

    申请号:CN202211115884.6

    申请日:2022-09-14

    Abstract: 本发明公开了一种基于DCS系统的CAN总线的通信方法、系统、设备及介质,所述CAN总线上设有若干个协议栈,所述协议栈包括第一协议栈和第二协议栈,所述第一协议栈用于获取DCS系统的交互数据,所述第二协议栈用于监听所述第一协议栈数据交互,并输出监听结果,所述通信方法包括:获取所述第二协议栈的监听结果;根据所述监听结果设置所述第一协议栈;根据所述第一协议栈的交互数据与所述DCS系统进行通信。通过设置第二协议栈监听第一协议栈得到监听结果,根据监听结果设置第一协议栈,由此使可靠的第一协议栈来获取DCS系统的交互数据以与DCS系统进行通信,保证了通信的可靠性和容错性,满足了发电厂等高可靠性应用场景。

    信号调理板与模块测试装置
    16.
    发明公开

    公开(公告)号:CN117406682A

    公开(公告)日:2024-01-16

    申请号:CN202311494016.8

    申请日:2023-11-09

    Abstract: 本发明公开了一种信号调理板与模块测试装置,其中,所述信号调理板包括插接件、控制器与信号调理单元;插接件用于与DCS系统的待测试模块电连接;控制器用于接收测试指令,并根据测试指令向信号调理单元发送输出指令或采集指令;信号调理单元用于响应于输出指令向待测试模块发送测试电信号,以及响应于采集指令采集待测试模块实际输出的反馈电信号。本发明的信号调理板通过插接件可直接与待测试模块相连接,减少了繁重的预制线缆,对待测试模块的测试更为便捷;通过控制器与信号调理单元的配合,无需外接信号源等装置,可直接向待测试模块发送测试电信号或采集待测试模块实际输出的反馈电信号,提升模块的测试效率与便捷度。

    现场可编程门阵列逻辑的更新方法、系统、设备及介质

    公开(公告)号:CN115048125A

    公开(公告)日:2022-09-13

    申请号:CN202210752018.1

    申请日:2022-06-28

    Abstract: 本发明公开了一种现场可编程门阵列逻辑的更新方法、系统、设备及介质,所述更新方法应用于接收端,包括:接收发送端发送的开始标识;发送数据接收标识至所述发送端;接收所述发送端的数据包并存储于存储区中,并将所述数据包的接收结果发送至发送端;接收所述发送端发送的结束标识;将所述存储区中的数据烧录至所述现场可编程门阵列逻辑中。在不拆设备的状态下通过接收端的CPU模拟JTAG实现远程批量现场可编程门阵列逻辑的更新,降低了调试和运维的难度和维护的成本,提高了设备维护的效率。

Patent Agency Ranking