一种基于预训练的FPGA与外部总线数据交互方法

    公开(公告)号:CN114896186B

    公开(公告)日:2023-09-26

    申请号:CN202210564575.0

    申请日:2022-05-23

    Abstract: 本发明涉及一种基于预训练的FPGA与外部总线数据交互方法,属于信息技术领域。本发明考虑了FPGA在不同的工作温度、布局布线等环境条件给芯片电路传输延时带来的影响,基于粗、细两个查找表迭代使用,对当前总线的最佳延时参数进行并行搜索。所提的基于预训练的FPGA与外部总线数据交互机制,相比于常规的FPGA与外部总线数据交互方法,提高了FPGA与外部总线通讯的可靠性,降低了其误码率。同时具有良好的适应性,能够普遍适应不同接口速率的总线,通过对粗、细查找表的自适应选择,对当前总线的最佳延时值进行快速且精确的搜索。

    一种高可靠SRAM型FPGA在线升级方法及系统

    公开(公告)号:CN113377408B

    公开(公告)日:2023-07-14

    申请号:CN202110634679.X

    申请日:2021-06-08

    Abstract: 本发明涉及一种高可靠SRAM型FPGA在线升级方法及系统,属于信息处理领域。本发明的外部主机用于向FPGA发送升级指令与程序数据;升级通道是实现外部主机与FPGA之间稳定数据交互的通道;外部接口逻辑转换模块位于外部接口逻辑转换模块通用在线升级模块的前端,实现升级通道数据协议同FPGA内部通用在线升级模块的接口协议转化,实现外部主机同通用在线升级模块之间的透明数据传输;外部接口逻辑转换模块通用在线升级模块是受控根据升级应用程序状态机和升级备用程序状态机完成FPGA外部配置SPI/BPI接口Nor Flash的在线升级;外部接口逻辑转换模块Nor Flash用于存储跳转头文件、备用程序文件和应用程序文件。本发明用户接口简单、通用,不依赖仿真器,掉电或意外中断可自恢复。

    一种基于预训练的FPGA与外部总线数据交互方法

    公开(公告)号:CN114896186A

    公开(公告)日:2022-08-12

    申请号:CN202210564575.0

    申请日:2022-05-23

    Inventor: 李瑶 吕志武

    Abstract: 本发明涉及一种基于预训练的FPGA与外部总线数据交互方法,属于信息技术领域。本发明考虑了FPGA在不同的工作温度、布局布线等环境条件给芯片电路传输延时带来的影响,基于粗、细两个查找表迭代使用,对当前总线的最佳延时参数进行并行搜索。所提的基于预训练的FPGA与外部总线数据交互机制,相比于常规的FPGA与外部总线数据交互方法,提高了FPGA与外部总线通讯的可靠性,降低了其误码率。同时具有良好的适应性,能够普遍适应不同接口速率的总线,通过对粗、细查找表的自适应选择,对当前总线的最佳延时值进行快速且精确的搜索。

    一种惯性仪表零位温度补偿方法

    公开(公告)号:CN114184212A

    公开(公告)日:2022-03-15

    申请号:CN202111616322.5

    申请日:2021-12-27

    Abstract: 本发明涉及一种惯性仪表零位温度补偿方法,属于惯性测量领域。本发明包括标定试验方法、零位补偿模型、参数表格式和参数计算方法。将零位补偿模型设计为温度与温变率相关的函数,与温度的关系为3阶多项式;温变率的系数与温度相关,是温度的2阶多项式;同时将温度区间大致分为低温、常温、高温3段分别求取补偿系数,以获得更加精确的补偿参数。本发明将启动部分和稳定输出部分分别建模,最终求得零位与温度或温变率的关系,可获得更准确的补偿参数;提高惯性仪表输出精度。

    一种HDLC通用IP软核
    15.
    发明授权

    公开(公告)号:CN114143296B

    公开(公告)日:2024-01-30

    申请号:CN202111382921.5

    申请日:2021-11-22

    Abstract: 本发明涉及一种HDLC通用IP软核,属于嵌入式领域。本发明IP软核配合处理器协同工作,将时钟抖动和偏移较大的门控时钟改进为时钟使能,减少IP软核对全局时钟资源的依赖,同时减少门控时钟导致的时序不稳问题;该IP软核通过静态传递参数可配置使用模式及监控模式,兼顾功能多样性和资源合理性要求;该IP软核预留逻辑层接口支持处理器软件动态配置功能;处理器软件可配置波特率、中断使能模式、同步字个数及空闲位个数等;可以对用户字段的通信协议进行自定义,保证传输协议的灵活性。用户仅需要在可视化界面进行简单配置,便可成功移植到自己设计中,同时还提供数据加密功能。本发明的IP软核通用性强,适应大多数型号。

    一种计算机FPGA抗辐照方法
    16.
    发明公开

    公开(公告)号:CN117149531A

    公开(公告)日:2023-12-01

    申请号:CN202311145945.8

    申请日:2023-09-06

    Abstract: 本发明属于FPGA设计领域,具体公开了一种计算机FPGA抗辐照方法,本发明利用FPGA内部逻辑资源进行部分三倍冗余法备份、信号判读、逻辑处理、多备份、热检测,利用软核进行数据判断及刷新等技术手段,从而达到检错纠错,防止因辐照造成的FPGA软失效,用较低的改造成本保证空间型号电子设备的应用。

    一种基于FPGA的高精度谐振加速度计数据采集系统及方法

    公开(公告)号:CN115950417A

    公开(公告)日:2023-04-11

    申请号:CN202211557933.1

    申请日:2022-12-06

    Abstract: 本发明涉及一种基于FPGA的高精度谐振加速度计数据采集系统及方法,属于惯导领域。本发明利用FPGA对硅微谐振加速度计的3个轴向的加速度计频率和温度进行采集,对每个轴的频率进行采集时,首先在加速度计中采集到两组频率值,然后对这两组频率值进行差频解算处理,通常这部分由模拟电路来完成,需要很多外部器件,造成比较大的体积和重量。本设计采用FPGA直接对硅微谐振加速度计采集处理,不仅减小了体积和重量,而且提高了精度和降低了成本。

    一种高可靠SRAM型FPGA在线升级方法及系统

    公开(公告)号:CN113377408A

    公开(公告)日:2021-09-10

    申请号:CN202110634679.X

    申请日:2021-06-08

    Abstract: 本发明涉及一种高可靠SRAM型FPGA在线升级方法及系统,属于信息处理领域。本发明的外部主机用于向FPGA发送升级指令与程序数据;升级通道是实现外部主机与FPGA之间稳定数据交互的通道;外部接口逻辑转换模块位于外部接口逻辑转换模块通用在线升级模块的前端,实现升级通道数据协议同FPGA内部通用在线升级模块的接口协议转化,实现外部主机同通用在线升级模块之间的透明数据传输;外部接口逻辑转换模块通用在线升级模块是受控根据升级应用程序状态机和升级备用程序状态机完成FPGA外部配置SPI/BPI接口Nor Flash的在线升级;外部接口逻辑转换模块Nor Flash用于存储跳转头文件、备用程序文件和应用程序文件。本发明用户接口简单、通用,不依赖仿真器,掉电或意外中断可自恢复。

Patent Agency Ranking