一种可编程调节时钟交叉点的高速时钟接收电路

    公开(公告)号:CN108306648B

    公开(公告)日:2021-06-08

    申请号:CN201711329588.5

    申请日:2017-12-13

    Abstract: 本发明涉及一种可编程调节时钟交叉点的高速时钟接收电路,包括交叉点调整电路、交叉点检测电路、交叉点配置电路和缓冲器电路。交叉点调整电路接收高速差分输入时钟信号并根据反馈回路生成的控制信号Vc调节差分时钟交叉点;缓冲器电路将CML时钟信号转换成标准CMOS时钟信号并增强时钟信号驱动能力;第一交叉点检测电路和第二交叉点检测电路分别检测缓冲器输入和输出端时钟信号交叉点,生成交叉点指示信号Vcp和Vcn;交叉点配置电路根据Vcp、Vcn和配置信号A 产生供交叉点调整电路使用的控制信号Vc。本发明能够通过输入码字实现高速差分时钟交叉点在全电压范围调节,之间灵活调整,满足数据转换器电路等多种应用需求,实现高性能时钟接收电路。

    一种高速高精度电流舵数模转换器自校准系统及方法

    公开(公告)号:CN110958021A

    公开(公告)日:2020-04-03

    申请号:CN201911368913.8

    申请日:2019-12-26

    Abstract: 一种高速高精度电流舵数模转换器自校准系统及方法,属于数模转换器技术领域。本发明包括:参考电流源接入电流比较器正输入端,待校准电流源与校准DAC模块接入电流比较器负输入端,进行电流比较;校准码的初值为全0,首先校准码的最高位变为1,根据比较器输出结果决定当前校准位是否为1;如果电流比较器输出结果为高电平1,则当前校准位为1,否则为0;然后从次高位到最低位依次重复以上过程,直到K位校准码全部确定,停止比较;将当前校准码锁存在误差锁存器;校准DAC模块在此校准码控制下生成校准误差补偿电流,电流源校准完成;实现校准误差补偿电流与待校准电流源电流加和后的总电流与参考电流源电流大小一致。

    一种数字可调的带隙基准电路

    公开(公告)号:CN107544600B

    公开(公告)日:2019-02-01

    申请号:CN201710790805.4

    申请日:2017-09-05

    Abstract: 本发明公开了一种数字可调的带隙基准电路,包括:正温度系数电流生成电路、数字可调负温度系数电流生成电路和数字可调电阻串电路。正温度系数电流生成电路产生正温度系数电流Ip,同时产生偏置电压U1;数字可调负温度系数电流生成电路根据偏置电压U1生成数字可调的负温度系数电流In,In大小由输入第一控制信号控制;正温度系数电流Ip和负温度系数电流In经过加和后得到电流I,输入给数字可调电阻串电路,输入第二控制信号控制串联连入的电阻值,进而控制最终的输出电压Vref。本发明显著提高了带隙基准电路输出电压的精确度,大大简化了带隙基准电路的设计复杂度,降低了带隙基准电路的面积和功耗。

    一种可编程调节时钟交叉点的高速时钟接收电路

    公开(公告)号:CN108306648A

    公开(公告)日:2018-07-20

    申请号:CN201711329588.5

    申请日:2017-12-13

    Abstract: 本发明涉及一种可编程调节时钟交叉点的高速时钟接收电路,包括交叉点调整电路、交叉点检测电路、交叉点配置电路和缓冲器电路。交叉点调整电路接收高速差分输入时钟信号并根据反馈回路生成的控制信号Vc调节差分时钟交叉点;缓冲器电路将CML时钟信号转换成标准CMOS时钟信号并增强时钟信号驱动能力;第一交叉点检测电路和第二交叉点检测电路分别检测缓冲器输入和输出端时钟信号交叉点,生成交叉点指示信号Vcp和Vcn;交叉点配置电路根据Vcp、Vcn和配置信号A 产生供交叉点调整电路使用的控制信号Vc。本发明能够通过输入码字实现高速差分时钟交叉点在全电压范围调节,之间灵活调整,满足数据转换器电路等多种应用需求,实现高性能时钟接收电路。

    一种数字可调的带隙基准电路

    公开(公告)号:CN107544600A

    公开(公告)日:2018-01-05

    申请号:CN201710790805.4

    申请日:2017-09-05

    Abstract: 本发明公开了一种数字可调的带隙基准电路,包括:正温度系数电流生成电路、数字可调负温度系数电流生成电路和数字可调电阻串电路。正温度系数电流生成电路产生正温度系数电流Ip,同时产生偏置电压U1;数字可调负温度系数电流生成电路根据偏置电压U1生成数字可调的负温度系数电流In,In大小由输入第一控制信号控制;正温度系数电流Ip和负温度系数电流In经过加和后得到电流I,输入给数字可调电阻串电路,输入第二控制信号控制串联连入的电阻值,进而控制最终的输出电压Vref。本发明显著提高了带隙基准电路输出电压的精确度,大大简化了带隙基准电路的设计复杂度,降低了带隙基准电路的面积和功耗。

    一种时分复用高速LVDS端口电路

    公开(公告)号:CN104467803B

    公开(公告)日:2017-09-05

    申请号:CN201410681914.9

    申请日:2014-11-24

    Abstract: 一种时分复用高速LVDS端口电路,通过数字控制信号控制一级接收电路后连接的第二级接收电路,使一级接收电路接收的数据根据要求分别发送到不同的第二级接收电路,提高一级接收电路利用率,从而提高整个电路的接收电路利用率,减少芯片管脚数;采用多级放大器级联的方式实现一级接收电路,提高一级接收电路带宽;采用带复位的比较器结构实现第二级接收电路,便于数字信号进行控制,从而在不同的时序控制多个第二级接收电路的状态,实现多个输入信号的分离。

Patent Agency Ranking