一种同步计数器电路及其实现方法

    公开(公告)号:CN102468842A

    公开(公告)日:2012-05-23

    申请号:CN201010546868.3

    申请日:2010-11-16

    Inventor: 余秋芳

    Abstract: 本发明公开了一种同步计数器电路及其实现方法,其电路包括触发器级联电路,数值比较电路和时钟门控级联电路。触发器级联电路实现基本计数功能,当计数值到达设计值时,数值比较电路会产生相应的控制信号。这些控制信号为时钟门控级联电路中门控单元的使能信号,此时钟门控级联电路产生触发器级联电路的输入时钟,从而实现设定的计数功能。利用本发明给出的电路,可以有效降低同步计数器电路的功耗。

    用于射频非接触智能卡中CPU处理接收数据的方法

    公开(公告)号:CN101295344A

    公开(公告)日:2008-10-29

    申请号:CN200710098676.9

    申请日:2007-04-25

    Abstract: 本发明用于射频非接触智能卡中CPU处理接收数据的方法。读卡器与射频卡通讯时,射频卡接收读卡器发送的数据,经过解调和解码后,送出接收的数据给CPU处理。但在遵循ISO14443类型A的非接触智能卡协议中,编码方式是miller码,载波被miller码调制,几乎每个码元或字符中都有载波暂停(pause)。载波暂停时芯片没有载波信号,芯片无外部电源能量,也可能无时钟。所以CPU对解码后输出给CPU的数据(字符)难以处理。本发明使用较为新颖的方法,在解码完每个字节后的下一个接收字节被解调或解码的同时,使CPU工作在适当的频率下来快速处理接收到的前一个字节,如此就能实现数据的边接收边处理。

Patent Agency Ranking