-
公开(公告)号:CN102890962A
公开(公告)日:2013-01-23
申请号:CN201110203009.9
申请日:2011-07-20
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C11/56
Abstract: 本发明涉及一种相变存储器多级存储系统该系统包括由若干个相变存储单元(511、512)构成的相变存储阵列(510)、与所述相变存储阵列相连的行译码器(520)、列译码器(530)、写驱动电路(730)以及读出功能电路(720);所述行列译码器(520、530)用于选中所述相变存储单元;接着通过控制信号(770)控制写驱动电路(750)通过控制信号(770)在所属相变存储单元上写入相应的数据;所述读出功能电路(720)通过控制信号(770)在经过判别步骤后将读出结果输到I/O口(760)中。本发明的优点在于解决了相变储存器的多级存储中的不稳定性,符合相变存储器对高密度和可靠性的要求。
-
公开(公告)号:CN102866934A
公开(公告)日:2013-01-09
申请号:CN201110186986.2
申请日:2011-07-05
Applicant: 中国科学院上海微系统与信息技术研究所
CPC classification number: Y02D10/14 , Y02D10/151
Abstract: 本发明提供一种基于非易失随机存储器的嵌入式设备的休眠及唤醒系统,应用于嵌入式设备的操作系统中,其至少包括:一中央处理器及一具有CPU状态备份区和用以存储内存动态信息的系统RAM区的非易失随机存储器,该中央处理器接收到休眠信号时,挂起内存中相关进程及性能管理模块中注册的设备,保存CPU寄存器信息并备份至CPU状态备份区;在接收唤醒信号时,将CPU状态备份区保存的CPU寄存器信息装载至中央处理器,并基于系统RAM区的内存动态数据唤醒休眠的设备及进程,因采用非易失存储器,系统在休眠与唤醒时系统RAM区的动态内存数据无需另行备份及装载,进而降低了系统休眠及唤醒时的工作量和功耗,同时提高了系统的运行速度。
-
公开(公告)号:CN102841674A
公开(公告)日:2012-12-26
申请号:CN201210259941.8
申请日:2012-07-25
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供一种基于新型存储器的嵌入式系统及其进程的休眠与唤醒方法,该嵌入式系统由新型非易失存储器及DRAM内存构成存储架构,所述新型非易失存储器又由引导程序存储区、内核存储区、文件系统存储区、以及进程镜像备份区组成,其中,所述进程镜像备份区划分有镜像索引区和镜像数据保存区,可实现应用进程挂起到所述新型非易失存储器。本发明可实现系统级以及单进程的休眠,使进程休眠、唤醒管理更加灵活、方便,可降低传统嵌入式系统休眠唤醒的数据备份及恢复的工作量以及系统休眠时数据备份所占用的大量存储空间,从而提高嵌入式系统运行效率。
-
公开(公告)号:CN102751319A
公开(公告)日:2012-10-24
申请号:CN201210230324.5
申请日:2012-07-04
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L29/221 , H01L21/334 , H01L21/02
Abstract: 本发明提供了一种基于硫系化合物的浪涌保护器件,该浪涌保护器件包括下电极(2)、位于该下电极(2)上的下加热电极(3)、位于下加热电极(3)上的硫系化合物薄膜(5)以及位于所述硫系化合物薄膜(5)上的上电极(6);所述硫系化合物薄膜(5)下部通过下加热电极(3)与下电极(2)达成电性连接;所述硫系化合物薄膜(5)上部与上电极(6)达成电性连接。本发明还提供一种基于硫系化合物的浪涌保护器件的制备方法。本发明器件利用硫系化合物所特用的阈值导通特性实现过压保护,概念新颖,结构简单,是一种过电保护响应速度极快,抑制过压能力极强的浪涌保护器件。
-
公开(公告)号:CN103019955B
公开(公告)日:2016-06-08
申请号:CN201110300660.8
申请日:2011-09-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G06F12/121
Abstract: 本发明提供一种基于PCRAM主存应用的内存管理方法,应用在由CPU、内存以及外存构建的系统中,该内存管理方法是:将DRAM缓存作为PCRAM主存的缓存,系统将DRAM缓存中的闲置页以循环均衡方式置换到PCRAM主存;于CPU执行写数据的操作时,CPU检测DRAM缓存中是否存在要写的数据页,存在则将数据写入DRAM缓存,否则将要写的数据页由PCRAM主存读入到DRAM缓存之后再进行写操作,实现了CPU写操作时对PCRAM主存所需求的擦写次数及写速度、疲劳特性等性能的需求;于CPU执行读数据的操作时,CPU首先访问DRAM缓存,并在DRAM缓存中未读取到要访问的数据页时,CPU访问PCRAM主存进行读取,实现CPU可直接读取DRAM缓存及PCRAM主存内的数据,大大节省了系统读操作时的工作量。
-
公开(公告)号:CN102866934B
公开(公告)日:2015-10-28
申请号:CN201110186986.2
申请日:2011-07-05
Applicant: 中国科学院上海微系统与信息技术研究所
CPC classification number: Y02D10/14 , Y02D10/151
Abstract: 本发明提供一种基于非易失随机存储器的嵌入式设备的休眠及唤醒系统,应用于嵌入式设备的操作系统中,其至少包括:一中央处理器及一具有CPU状态备份区和用以存储内存动态信息的系统RAM区的非易失随机存储器,该中央处理器接收到休眠信号时,挂起内存中相关进程及性能管理模块中注册的设备,保存CPU寄存器信息并备份至CPU状态备份区;在接收唤醒信号时,将CPU状态备份区保存的CPU寄存器信息装载至中央处理器,并基于系统RAM区的内存动态数据唤醒休眠的设备及进程,因采用非易失存储器,系统在休眠与唤醒时系统RAM区的动态内存数据无需另行备份及装载,进而降低了系统休眠及唤醒时的工作量和功耗,同时提高了系统的运行速度。
-
公开(公告)号:CN103049397B
公开(公告)日:2015-09-16
申请号:CN201210559664.2
申请日:2012-12-20
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G06F12/08
Abstract: 本发明提供一种基于新型存储器的固态硬盘内部缓存管理方法及系统,所述管理系统包括SATA接口控制器、微处理器、DRAM内存、本地总线、闪存控制器、及NAND闪存,所述固态硬盘内部管理系统中还包括PCRAM缓存,所述PCRAM缓存包括数据块置换区及映射表存储区,其中,所述数据块置换区用于存放从所述DRAM内存置换到所述PCRAM缓存的数据块,所述映射表存储区用于保存数据页逻辑地址到物理地址之间的映射表,本发明通过基于PCRAM的SSD内部缓存管理方法,实现对固态硬盘的写的缓存以克服固态硬盘的读写不均衡特性、有效提高写性能、减少固态硬盘的随机写操作及擦出操作,以此来延长固态硬盘的寿命及提高固态硬盘的整体I/O性能。
-
公开(公告)号:CN102890962B
公开(公告)日:2015-05-13
申请号:CN201110203009.9
申请日:2011-07-20
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C11/56
Abstract: 本发明涉及一种相变存储器多级存储系统该系统包括由若干个相变存储单元(511、512)构成的相变存储阵列(510)、与所述相变存储阵列相连的行译码器(520)、列译码器(530)、写驱动电路(730)以及读出功能电路(720);所述行列译码器(520、530)用于选中所述相变存储单元;接着通过控制信号(770)控制写驱动电路(750)通过控制信号(770)在所属相变存储单元上写入相应的数据;所述读出功能电路(720)通过控制信号(770)在经过判别步骤后将读出结果输到I/O口(760)中。本发明的优点在于解决了相变储存器的多级存储中的不稳定性,符合相变存储器对高密度和可靠性的要求。
-
公开(公告)号:CN102841674B
公开(公告)日:2015-02-04
申请号:CN201210259941.8
申请日:2012-07-25
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供一种基于新型存储器的嵌入式系统及其进程的休眠与唤醒方法,该嵌入式系统由新型非易失存储器及DRAM内存构成存储架构,所述新型非易失存储器又由引导程序存储区、内核存储区、文件系统存储区、以及进程镜像备份区组成,其中,所述进程镜像备份区划分有镜像索引区和镜像数据保存区,可实现应用进程挂起到所述新型非易失存储器。本发明可实现系统级以及单进程的休眠,使进程休眠、唤醒管理更加灵活、方便,可降低传统嵌入式系统休眠唤醒的数据备份及恢复的工作量以及系统休眠时数据备份所占用的大量存储空间,从而提高嵌入式系统运行效率。
-
公开(公告)号:CN103049397A
公开(公告)日:2013-04-17
申请号:CN201210559664.2
申请日:2012-12-20
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G06F12/08
Abstract: 本发明提供一种基于新型存储器的固态硬盘内部缓存管理方法及系统,所述管理系统包括SATA接口控制器、微处理器、DRAM内存、本地总线、闪存控制器、及NAND闪存,所述固态硬盘内部管理系统中还包括PCRAM缓存,所述PCRAM缓存包括数据块置换区及映射表存储区,其中,所述数据块置换区用于存放从所述DRAM内存置换到所述PCRAM缓存的数据块,所述映射表存储区用于保存数据页逻辑地址到物理地址之间的映射表,本发明通过基于PCRAM的SSD内部缓存管理方法,实现对固态硬盘的写的缓存以克服固态硬盘的读写不均衡特性、有效提高写性能、减少固态硬盘的随机写操作及擦出操作,以此来延长固态硬盘的寿命及提高固态硬盘的整体I/O性能。
-
-
-
-
-
-
-
-
-