三冗余数据逐级表决系统及方法

    公开(公告)号:CN110413456A

    公开(公告)日:2019-11-05

    申请号:CN201910693300.5

    申请日:2019-07-30

    Abstract: 本发明提供了一种三冗余数据逐级表决系统及方法,包括:三个处理器模块、三个表决模块、两个数据接收转换模块、一组指令接收执行装置;三个处理器模块通过并行总线与三个表决模块交叉互联;其中,每个表决模块均独立完成数据的比对、表决;每个表决模块通过独立串口与两个数据接收转换模块通信连接;两个数据接收转换模块将表决模块发送的表决结果数据进行转换后,得到控制权切换指令,并将控制权切换指令发送给指令接收执行装置;指令接收执行装置根据控制权切换指令实现对三个处理器模块的控制权切换。本发明采用逐级表决的方式进行故障检测,无需进行全数据比对,可以在最初检出故障单机,从而提高了表决实现的效率。

    倒扣封装芯片抗单粒子效应性能测试装置及方法

    公开(公告)号:CN110456258B

    公开(公告)日:2021-12-31

    申请号:CN201910836989.2

    申请日:2019-09-05

    Abstract: 本发明公开了倒扣封装芯片抗单粒子效应性能测试装置和方法,该装置包括工装、PCB板和待测芯片,其中,通过合理设计工装,使满足待测芯片直接置于工装内即可进行抗单粒子效应性能的测试,且工装不会对对待测芯片形成遮挡,进而实现将待测芯片的基片减薄到足够薄以获取足够数量的重离子种类。本发明避免了待测芯片在焊接过程中损坏的可能,从而节省试验准备时间和成本。

    多串口通信自闭环检测系统及方法

    公开(公告)号:CN111459143A

    公开(公告)日:2020-07-28

    申请号:CN202010341526.1

    申请日:2020-04-26

    Abstract: 本发明提供了一种多串口通信自闭环检测系统及方法,包括:接口形式切换转接模块,设置有开关阵列,通过开关阵列将被测试的多串口通信模块的输入接口和输出接口按照使用状态进行互联;测试数据生成和解析对比模块,设置有可编程逻辑器件,用于通过对多串口通信模块进行自闭环检测以进行测试数据生成、接收、解析和对比,得到测试结果;测试结果显示模块,用于显示测试结果。本发明使用开关阵列将被测试的多串口通信模块的输出和输入接口按实际使用状态进行互联。利用FPGA可编程的特性,将自闭环检测方法用硬件编程语言实现后运行,进行自闭环测试,测试的结果通过单一串口传输至显示界面,信息简洁、明确可同时显示32路以上通信结果。

    高可靠脉宽信号检测系统、平台及方法

    公开(公告)号:CN111413549A

    公开(公告)日:2020-07-14

    申请号:CN202010337260.3

    申请日:2020-04-26

    Abstract: 本发明提供了一种高可靠脉宽信号检测系统、平台及方法,包括:高频计数滤波模块,用于以输入信号频率的百万倍的高频时钟进行采样、计数及滤波;三模冗余锁存与判断模块,用于对滤波后的信号进行状态存储,并进行组合逻辑判断后输出;低频信号采样模块,用于以输入信号频率的百倍低频时钟,进行信号状态判断,计数有效脉宽;脉宽计数判断模块,用于对有效脉宽值进行判断,当其大于预设阈值时,判定输入信号错误,否则判为有效信号;脉宽范围判断模块,用于在判读到信号无效时进行跟踪计数,如无效电平的连续计数值在预设范围时,判定有效,将无效电平计数器清零计数,否则判为错误,将脉宽计数器清零计数。

    以处理器为核心的电路时序测量方法和装置

    公开(公告)号:CN111241764A

    公开(公告)日:2020-06-05

    申请号:CN202010000764.6

    申请日:2020-01-02

    Abstract: 本发明提供了一种以处理器为核心的电路时序测量方法和装置,该方法包括:确定以处理器为核心的电路访存关系,列出连接器件的输入输出管脚表;根据管脚表,确定信号传输链路径测量点;对路径测量点进行分析,得到信号特性列表;获得各个器件与时序相关的端点信号数据;将端点信号数据与器件手册数据比对,得到时序分析结果。本发明可以在不完全测试的情况下,将信号因传输链路造成的变性引入测量中,将测量和分析结果相结合,获得最接近于完全测量的信号,可以用于分析电路的时序是否满足器件手册的时序关系,适用于无法直接在器件管脚测量全部电路信号特性的情况。

Patent Agency Ranking