一种针对超高清视频应用的分层运动估计方法及装置

    公开(公告)号:CN107872674A

    公开(公告)日:2018-04-03

    申请号:CN201711182875.8

    申请日:2017-11-23

    Abstract: 本发明提供一种针对超高清视频应用的分层运动估计方法及装置。所述方法包括:对搜索区域内的采样点进行第一层搜索并获取所述第一层搜索的最佳搜索点;将所述最佳搜索点作为第二层搜索的起始点,在所述搜索区域内进行六边形搜索,确定运动向量。本发明能够在视频质量损失程度可以接受的条件下,大大降低运动向量的计算复杂度、提高搜索精度,且避免搜索过程中局部最优情况的产生。

    用于多层次异构结构的可重构处理器的并行处理方法

    公开(公告)号:CN105302525B

    公开(公告)日:2018-01-05

    申请号:CN201510673764.1

    申请日:2015-10-16

    Abstract: 本发明公开了一种用于多层次异构结构的可重构处理器的并行处理方法,包括:步骤一,获取类汇编的代码中间表示IR,并进行指令提取;步骤二,对提取出的指令进行分析,根据数据流构建指令依赖图;步骤三,计算迭代间隔,该迭代间隔指单个PE重复执行两条相同指令之间所间隔的时钟周期;步骤四,构建CONFIGIR配置信息,该CONFIGIR配置信息包含执行配置包的可重构运算阵列编号、配置包长度及各条配置信息中的操作指令;步骤五,获取访存信息;步骤六,对CONFIGIR配置信息二进制映射,通过本发明,实现了一种面向的三层异构可重构处理器架构的后端处理方案。

    一种用于错误检测与校正技术的校正电路

    公开(公告)号:CN107423153A

    公开(公告)日:2017-12-01

    申请号:CN201710607440.7

    申请日:2017-07-24

    Abstract: 本发明提供一种用于错误检测与校正技术的校正电路,其中包括:脉冲放宽电路模块,脉冲放宽电路模块连接到电路的错误检测电路模块输出的第一信号,当第一信号指示电路产生时序错误时,脉冲放宽电路模块捕获第一信号并转换输出高脉宽的第二信号;时序控制电路模块,时序控制电路模块输入电路的第一时钟信号以及第二信号,通过逻辑运算产生将第一时钟信号关闭一个时钟周期的第二时钟信号,当电路完成校正后,时序控制电路模块产生复位信号并传输给脉冲放宽电路模块,用于复位脉冲放宽电路模块并关闭第二信号。本发明能够在有效校正时序错误的前提下,减少硬件开销,降低工作电压和功耗。

    基于电荷再利用和位线分级的低功耗8管SRAM芯片设计方法

    公开(公告)号:CN103544986B

    公开(公告)日:2016-08-17

    申请号:CN201310467311.4

    申请日:2013-10-09

    Abstract: 本发明涉及一种基于电荷再利用和位线分级的低功耗8管SRAM芯片设计方法,包括以下步骤:1)在一块SRAM中使用两个不同的8管存储单元(N?type和P?type),两个不同的8管存储单元的写位线之间通过四个开关连接;2)写操作时,在8管SRAM单元的写位线上进行位线电荷再利用技术,由两个不同的8管存储单元共同完成写操作;3)读操作时,两个不同的8管存储单元分别进行相同的读操作,该读操作采用读位线分级的结构,由读位线和其子位线共同完成读操作。与现有技术相比,本发明具有能耗低、稳定性高、性能佳、结构简单等优点。

    用于多层次异构结构的可重构处理器的并行处理方法

    公开(公告)号:CN105302525A

    公开(公告)日:2016-02-03

    申请号:CN201510673764.1

    申请日:2015-10-16

    Abstract: 本发明公开了一种用于多层次异构结构的可重构处理器的并行处理方法,包括:步骤一,获取类汇编的代码中间表示IR,并进行指令提取;步骤二,对提取出的指令进行分析,根据数据流构建指令依赖图;步骤三,计算迭代间隔,该迭代间隔指单个PE重复执行两条相同指令之间所间隔的时钟周期;步骤四,构建CONFIGIR配置信息,该CONFIGIR配置信息包含执行配置包的可重构运算阵列编号、配置包长度及各条配置信息中的操作指令;步骤五,获取访存信息;步骤六,对CONFIGIR配置信息二进制映射,通过本发明,实现了一种面向的三层异构可重构处理器架构的后端处理方案。

    一种自动白平衡的方法及电路

    公开(公告)号:CN103517049B

    公开(公告)日:2015-06-24

    申请号:CN201310482821.9

    申请日:2013-10-15

    Abstract: 本发明公开了一种自动白平衡的方法及电路,该方法包括如下步骤:步骤一,收集当前图像RGB各通道的直方图信息,并提取各个直方图中具有代表性的位置数据;步骤二,利用该些位置数据之间的比较来计算各个通道的增益系数;步骤三,对各通道的直方图利用计算获得的增益系数进行线性变换,获得自动白平衡后的图像,本发明通过收集前一帧图像的直方图信息来分析计算下一帧图像的各通道增益,在保持良好的矫正性能及矫正可靠性的同时,最大程度地节省硬件资源开销。

    基于电荷再利用和位线分级的低功耗8管SRAM芯片设计方法

    公开(公告)号:CN103544986A

    公开(公告)日:2014-01-29

    申请号:CN201310467311.4

    申请日:2013-10-09

    Abstract: 本发明涉及一种基于电荷再利用和位线分级的低功耗8管SRAM芯片设计方法,包括以下步骤:1)在一块SRAM中使用两个不同的8管存储单元(N-type和P-type),两个不同的8管存储单元的写位线之间通过四个开关连接;2)写操作时,在8管SRAM单元的写位线上进行位线电荷再利用技术,由两个不同的8管存储单元共同完成写操作;3)读操作时,两个不同的8管存储单元分别进行相同的读操作,该读操作采用读位线分级的结构,由读位线和其子位线共同完成读操作。与现有技术相比,本发明具有能耗低、稳定性高、性能佳、结构简单等优点。

    一种Bayer格式图像联合去噪插值的方法和系统

    公开(公告)号:CN103533320A

    公开(公告)日:2014-01-22

    申请号:CN201310513657.3

    申请日:2013-10-25

    Abstract: 本发明公开了一种Bayer格式图像联合去噪插值的方法及系统,该方法包括如下步骤:将原始的Bayer图像中的像素点归为G和BR两类,分别对G通道和BR通道进行插值;将插值后的数据从G和BR域转换到delta域和summation域;对域变换后的数据进行横向滤波处理;对delta图层进行插值,恢复出delta_B图层和delta_R图层,同时保存上一步骤得到的delta图层作为delta_G图层;将插值后的数据进行纵向滤波处理,并进行色彩恢复,得到处理好的数据,通过本发明,可以极大地降低算法的复杂度,节省大量的硬件资源。

    一种Bayer图像去椒盐噪声的方法和系统

    公开(公告)号:CN103530856A

    公开(公告)日:2014-01-22

    申请号:CN201310513316.6

    申请日:2013-10-25

    Abstract: 本发明公开了一种Bayer图像去椒盐噪声的方法及系统,该方法包括如下步骤:将待处理的Bayer图像分解成(2N+1)×(2N+1)的工作窗口,对Bayer格式的图像的红色、绿色和蓝色分量各自独立的进行降噪处理;对每个(2N+1)×(2N+1)工作窗口的每种颜色分量的2N+1个点进行中值滤波,然后滑动窗口到整个图像;将各(2N+1)×(2N+1)的工作窗口中的2N+1个点排序,并判断中间的一个点r(N+1)是否为该2N+1个点中的最大值或者最小值;若判断结果为不是,则直接输出r(N+1);若判断结果为是,则采用中值滤波将序列的中值替换r(N+1)输出,通过本发明,不仅能够很好的去除Bayer图像中的椒盐噪声,而且可保证去噪的性能和低复杂度,并利于硬件实现。

Patent Agency Ranking