存储器设备及其操作方法、存储器模块及其操作方法

    公开(公告)号:CN112116934A

    公开(公告)日:2020-12-22

    申请号:CN202010556985.1

    申请日:2020-06-17

    Inventor: 林璇渶 李栽坤

    Abstract: 公开了一种用于操作非易失性双列直插式存储器模块(NVDIMM)的方法。该NVDIMM包括动态随机存取存储器(DRAM)和非易失性存储器(NVM)设备,该DRAM包括第一输入/输出(I/O)端口和第二I/O端口,并且第二I/O端口连接到NVM设备。该方法包括:接收外部提供的表示读取/写入命令和传输模式的命令信号;根据命令信号的传输模式来驱动复用器,以选择第一I/O端口和第二I/O端口中的至少一个I/O端口;以及根据命令信号的读取/写入命令,使用通过驱动复用器所选择的第一I/O端口和第二I/O端口中的至少一个I/O端口,在DRAM和NVM设备中的至少一个中读取或写入数据。

    存储器装置、存储装置以及计算系统

    公开(公告)号:CN117111831A

    公开(公告)日:2023-11-24

    申请号:CN202310341546.2

    申请日:2023-03-31

    Abstract: 提供了存储器装置、存储装置以及计算系统。所述存储器装置包括:缓冲存储器;非易失性备份存储器;以及存储器控制器,被配置为:将与外部存储装置相应的映射数据存储在缓冲存储器中;响应于来自外部存储装置的请求,向外部存储装置提供映射数据的地址对之中的与所述请求相应的地址对;以及响应于突然断电事件,将映射数据备份到非易失性备份存储器。

    计算系统及其操作方法
    14.
    发明公开

    公开(公告)号:CN117033266A

    公开(公告)日:2023-11-10

    申请号:CN202310305148.5

    申请日:2023-03-24

    Abstract: 提供一种计算系统及其操作方法。计算系统包括第一存储装置、第二存储装置、存储器装置和计算快速链路(CXL)交换机。存储器装置存储第一存储装置的第一映射数据和第二存储装置的第二映射数据。CXL交换机通过第一接口与第一存储装置、第二存储装置和外部主机连接,并且仲裁第一存储装置、第二存储装置和外部主机之间的通信。第一存储装置通过第二接口与存储器装置连接。第二存储装置通过第三接口与存储器装置连接。第一接口、第二接口和第三接口在物理上彼此分离。

    计算系统及操作其的方法
    15.
    发明公开

    公开(公告)号:CN117009278A

    公开(公告)日:2023-11-07

    申请号:CN202310308179.6

    申请日:2023-03-27

    Abstract: 提供计算系统及操作其的方法。所述计算系统包括多个存储装置、存储器装置和交换机。所述方法包括:由所述多个存储装置中的第一存储装置通过交换机将包括与第一用户数据对应的第一元数据的第一映射请求提供给存储器装置;由存储器装置基于第一映射请求识别与第一元数据对应的第一标准;以及由存储器装置基于第一标准生成指示第一用户数据的第一物理块地址与第一逻辑块地址之间的关系的第一映射数据。

    主机的方法和计算系统
    16.
    发明公开

    公开(公告)号:CN117008823A

    公开(公告)日:2023-11-07

    申请号:CN202310473515.2

    申请日:2023-04-27

    Abstract: 提供主机的方法和计算系统。所述计算系统包括:第一计算快速链路(CXL)存储装置;第二CXL存储装置:第一CXL存储器装置;以及CXL交换机,通过CXL接口连接到第一CXL存储装置、第二CXL存储装置和第一CXL存储器装置,CXL交换机被配置为仲裁第一CXL存储装置和第二CXL存储装置与第一CXL存储器装置之间的通信。第一CXL存储器装置被配置为:存储第一CXL存储装置的第一映射数据和第二CXL存储装置的第二映射数据;第一CXL存储装置被配置为:通过CXL交换机与第一CXL存储器装置交换第一映射数据中的至少一部分;并且第二CXL存储装置被配置为:通过CXL交换机与第一CXL存储器装置交换第二映射数据中的至少一部分。

    数字相位校正装置
    17.
    发明公开

    公开(公告)号:CN1173767A

    公开(公告)日:1998-02-18

    申请号:CN97102996.2

    申请日:1997-02-08

    Inventor: 李栽坤

    CPC classification number: H03L7/089 H03L7/0992

    Abstract: 本发明涉及数字相位校正装置,包括:一相位比较器,一环路滤波器和一数字受控振荡器。该数字受控振荡器包括:一相位时钟信号发生器,一多路转换器,一上/下计数器,和分频器。由于该锁相时钟信号能被改变为该主时钟信号的半个周期单元,因此可以通过两个系数改进PLL的精度等级和颤动特性。即,它就可能产生具有该主时钟信号的两倍频率的所希望的锁相时钟信号。

Patent Agency Ranking