-
公开(公告)号:CN103731252B
公开(公告)日:2017-01-11
申请号:CN201310692314.8
申请日:2013-12-18
Applicant: 电信科学技术第五研究所
IPC: H04L7/00
Abstract: 本发明公开了一种IEEE1588单播协商机制改进方法及系统,所述方法包括:对单播协商信息内容进行编码;基于所述编码后的单播协商信息,主时钟设备与从时钟设备建立连接并进行单播通信,解决了现有技术中现有的单播协商机制存在机制复杂、可靠性不高、效率较低、影响主从时钟设备处理能力、增加额外网络带宽,进而会影响主从时钟同步精度的技术问题,实现了单播协商机制简单、效率高,提高了主从时钟设备处理能力,节省网络宽带,对单播协商机制功能进行了扩展的技术效果。
-
公开(公告)号:CN106230540A
公开(公告)日:2016-12-14
申请号:CN201610622222.6
申请日:2016-08-01
Applicant: 电信科学技术第五研究所
IPC: H04J3/06
CPC classification number: H04J3/0635 , H04J3/0685
Abstract: 高精度NTP报文接收方法,涉及通信技术。本发明包括下述步骤:1)PHY接口接收报文,FPGA从PHY发到MAC接口的报文中识别出NTP报文,并提取出NTP报文的源IP地址和IP标识数据;2)FPGA记录NTP报文的接收时间戳,并将NTP报文的源IP地址和IP标识数据作为一条数据缓存到存储区;3)CPU处理MAC接收报文,对于其中的NTP报文,根据NTP报文的源IP地址和IP标识从存储区读取出NTP报文的接收时间时间戳。本发明提高了NTP报文/接收发送时间戳的准确性。
-
公开(公告)号:CN104811293A
公开(公告)日:2015-07-29
申请号:CN201510147856.6
申请日:2015-03-31
Applicant: 电信科学技术第五研究所
Abstract: 一种改进的ACTS校时方法,涉及通信技术。本发明包括下述步骤:1)A服务器发送协议帧;2)客户端计算回送帧的发送时延;3)客户端向服务器返回回送帧,服务器接收回送帧;4)计算时延总和值TimeTotal;5)依据TimeTotal是否在预设的范围内,选择进入步骤6)或步骤7);6)依据校时计数器累计值是否大于预设的校时计数器阈值,选择进入步骤8)或步骤1);7)依据校时无效计数器累计值是否大于预设的无效计数器阈值,选择断开与从时钟的连接或返回步骤1);8)服务器计算下次OTM时码标志的发送时间,然后进入步骤9);9)服务器向客户端发送校时帧;10)客户端校时。本发明提高了ACTS的精度。
-
公开(公告)号:CN103441949A
公开(公告)日:2013-12-11
申请号:CN201310342987.0
申请日:2013-08-07
Applicant: 中国能源建设集团广东省电力设计研究院 , 电信科学技术第五研究所
IPC: H04L12/861 , H04L12/951
Abstract: 本发明提供一种基于E1链路的以太网数据传输方法,包括:从以太网接口接收端接收以太网数据,识别出以太网数据属于需时延控制的以太网数据或属于非时延控制的以太网数据;将需时延控制的以太网数据进行缓存及时延计数或非时延控制的以太网数据进行缓存,再对缓存数据及其时延数据进行分类封装后,将封装数据通过E1链路传输;将从E1链路接收到的封装数据进行解封;若解封得到的是需时延控制的以太网数据,则对其进行缓存并做时延计数,进行延时后通过以太网接口输出端输出;若解封得到的非时延控制的以太网数据,则对其进行缓存,当所述以太网接口输出端空闲时将其输出。本发明还提供对应的系统,能够降低以太网业务在转换传输过程中的时延抖动。
-
公开(公告)号:CN101753578B
公开(公告)日:2012-09-05
申请号:CN200910263514.5
申请日:2009-12-22
Applicant: 电信科学技术第五研究所
Abstract: ETHERNET/E1协议转换方法及协议转换器,涉及通信技术。本发明的方法包括下述步骤:1)接收来自一方的数据包;2)识别数据包是否为PTP事件报文,若是则向另一方优先发送;若不是则列入发送缓存队列。本发明能够将传输的时延抖动由传统ETHERNET/E1协议转换器上的几十微秒压缩到2微秒以下。
-
公开(公告)号:CN101373198B
公开(公告)日:2011-03-16
申请号:CN200710120491.3
申请日:2007-08-20
Applicant: 电信科学技术第五研究所
Abstract: 本发明涉及一种电缆测试总线以及开关矩阵电路,该电缆测试总线由差分线对和具有双刀双掷功能的开关组成,开关的动触点和常闭触点连接在差分线对上;开关矩阵电路以所述电缆测试总线为信号主通道,包括两只变量器和四根电缆测试总线,变量器的同轴端与测试仪器端口相连,对称端与电缆测试总线相连。该开关矩阵电路降低了材料成本、降低了测量设备出现故障的机率、降低了直通校准工作量;该电缆测试总线实现了与目标常态隔离和长度现场可控,该电缆测试总线有所需的带宽和恒定的特性阻抗,且总是工作在匹配状态,保证了测量精度。
-
公开(公告)号:CN115496094B
公开(公告)日:2025-05-23
申请号:CN202211078186.3
申请日:2022-09-05
Applicant: 电信科学技术第五研究所有限公司
Abstract: 本发明公开了一种基于图像分割的跳频信号参数计算方法。本发明使用了基于深度学习的图像分割方式直接对信号频谱图进行特征提取,使用大量含有跳频信号的随机样本进行学习,抗噪声能力强,在有干扰的情况下也能进行有效的特征提取,对弱信号也有很好的效果。本发明使用深度学习方法去噪和抗干扰,并使用跳频先验知识进行处理补充,抗噪和抗干扰处理时间在各种复杂情况下都能控制在1秒以内。
-
公开(公告)号:CN119696733A
公开(公告)日:2025-03-25
申请号:CN202411970970.4
申请日:2024-12-30
Applicant: 电信科学技术第五研究所有限公司
Abstract: 本发明公开了一种基于FlexE的速率变换方法及装置,基于FlexE的速率变换方法先获取下游反压信号和预设输出时隙数量;再根据输入时隙数量和输出时隙数量范围确定输出许可;然后,根据输出许可、下游反压信号、输入时隙数量、待输出时隙数量和预设输出时隙数量刷新待输出时隙数量;再根据输出许可、下游反压信号、输入时隙数量、待输出时隙数量、最大输出时隙数量及预设输出时隙数量读入时隙数据和输出相应位宽的时隙数据,从而实现任意速率的变速功能,提高客户带宽选择的灵活性,同时由于对输出时隙数据采用两级组装方式,可避免设计代码繁冗,并且在采用FPGA实现时可明显减小时序压力。
-
公开(公告)号:CN119363283B
公开(公告)日:2025-03-18
申请号:CN202411932319.8
申请日:2024-12-26
Applicant: 电信科学技术第五研究所有限公司
IPC: G06F17/00
Abstract: 本发明提供一种用于时频同步网多参考源输入完好性的分析方法及系统,涉及时频同步技术领域,用于在时频同步网中评估并选择至少两个时钟参考源中的最优时钟参考源,包括获取至少两个待比较时钟参考源的数据集合,每个数据集合中均包含所属时钟参考源的多种属性值;按照预定义的比较顺序依次比较时钟参考源的属性值,同时利用本地铷原子钟长期稳定性好的特点,对多路时钟参考源的相位中心偏移度进行长期测量;通过对比时钟参考源的属性值和相位中心偏移度,计算出加权时钟质量评估值,并选择出最优时钟参考源用于驯服本地铷原子钟;基于驯服后的本地铷原子钟,生成并输出高精度的时间信号和频率信号。
-
公开(公告)号:CN119483799A
公开(公告)日:2025-02-18
申请号:CN202411618586.8
申请日:2024-11-13
Applicant: 电信科学技术第五研究所有限公司
Abstract: 本发明提供了一种交流B码的新型FPGA解调解码方法及系统,涉及信号处理技术领域;本发明通过FPGA实现,包括AD采样模块、数字低通滤波模块、交流B码解调模块、直流B码解码及相位补偿模块;其中,AD采样模块将模拟信号转换为数字信号,数字低通滤波模块完成高频噪声滤波,交流B码解调模块完成码型解调得到直流B码信号,直流B码解码及相位补偿模块完成B码时间解译、PPS秒脉冲提取及其相位补偿;该方法通过FPGA实现,具有抗干扰能力强、逻辑资源消耗少、解码精度高的特点,适用于不同幅值和调制比的交流B码信号;与现有技术相比,本发明降低了硬件成本,简化硬件设计,逻辑实现简单,提高系统精度、可靠性和通用性。
-
-
-
-
-
-
-
-
-