一种多源异构分布式系统、内存访问方法和存储介质

    公开(公告)号:CN117806553A

    公开(公告)日:2024-04-02

    申请号:CN202311843443.2

    申请日:2023-12-28

    Abstract: 本发明涉及数据存储技术领域,公开了一种多源异构分布式系统、内存访问方法和存储介质,第一统一互连总线单元通过协议适配接口模块接收第一设备发送的读请求,将第一内存单元的缓存状态设置为无效状态;将读请求封装得到的请求报文发送至第二设备的第二统一互连总线单元。第二统一互连总线单元从第二内存单元中读取数据;将第二内存单元的缓存状态设置为共享状态,将响应报文发送至第一统一互连总线单元。第一统一互连总线单元将响应报文携带的数据存储至第一内存单元;将第一内存单元的缓存状态设置为共享状态。通过在每个设备上部署统一互连总线单元,实现各设备间的一致性内存通信,实现内存共享,提升了多源异构分布式系统的性能。

    一种互联系统、设备及网络
    2.
    发明公开

    公开(公告)号:CN117421268A

    公开(公告)日:2024-01-19

    申请号:CN202311413029.8

    申请日:2023-10-27

    Abstract: 本发明公开了计算机技术领域内的一种互联系统、设备及网络。在本发明中,互联设备通过自身的PCIE接口连接多个主机,以构成mesh拓扑的主机集群或crossbar拓扑的主机集群。由于互联设备的PCIE接口被配置为EP模式,因此可在不增加硬件成本的前提下借助此互联设备实现:互联设备所连的任意主机至互联设备的网络接口的数据通路、互联设备的网络接口至互联设备任意PCIE接口所连主机的数据通路、以及互联设备的不同PCIE接口所连主机之间的数据通路,而不用借助网卡和网络连接不同主机。

    一种数据传输控制方法、装置、FPGA及介质

    公开(公告)号:CN112230880B

    公开(公告)日:2023-08-11

    申请号:CN202011148294.4

    申请日:2020-10-23

    Abstract: 本申请公开了一种数据传输控制方法、装置、FPGA、介质,该方法包括:向接收端FPGA的第二kernel发送数据帧;接收所述第二kernel发送的ACK响应帧;根据所述ACK响应帧中的接收信用使用字段、帧响应序列号、接收端缓存剩余空间大小以及本地保存的发送信用消耗数据对本地数据发送端口的数据流量进行控制,其中,所述发送信用消耗数据表示所述第一kernel已向所述第二kernel发送的数据量。这样能够根据接收端的情况对发送端的数据传输进行自动控制,能够充分利用带宽,又不造成数据丢失。

    一种任务卸载的方法、装置、产品、设备及介质

    公开(公告)号:CN119025186A

    公开(公告)日:2024-11-26

    申请号:CN202411505672.8

    申请日:2024-10-28

    Abstract: 本发明公开了一种任务卸载的方法、装置、产品、设备及介质,涉及边缘计算领域。利用边缘服务器的至少一种异构计算资源待执行终端设备卸载的任务,实现了并行计算的需求,有效降低了处理延迟和功耗;通过用户效用模型来获取用户卸载偏好列表,并根据效用值的排名情况确定出目标边缘服务器,即在确定目标边缘服务器时,考虑到用户的效用值,提高了用户体验感;当目标边缘服务器的资源不满足预设资源要求时,还基于边缘服务器效益模型确定出的效益值的排名情况剔除目标终端设备的卸载任务,保证了目标边缘服务器上能够处理其上分配的终端设备卸载的任务,且考虑了目标边缘服务器的收益,提高了边缘服务器供应商的体验感。

    加速卡地址的获取方法及相关组件

    公开(公告)号:CN115543904A

    公开(公告)日:2022-12-30

    申请号:CN202211260365.9

    申请日:2022-10-14

    Abstract: 本发明公开了一种加速卡地址的获取方法及相关组件,应用于计算机领域,在加速卡接入主机时,为加速卡配置对应的PCIE参数;通过PCIE参数读取加速卡的MAC地址;将MAC地址保存至预设存储空间中。在加速卡接入主机时为加速卡配置加速卡对应的PCIE参数,通过PCIE参数才能读取到加速卡的MAC地址,在读取到MAC地址后保存至预设存储空间中,便于后续调用。本申请能自动识别到加速卡的MAC地址,便于用户后续对加速卡的配置。

    一种数据传输控制方法、装置、FPGA及介质

    公开(公告)号:CN112230880A

    公开(公告)日:2021-01-15

    申请号:CN202011148294.4

    申请日:2020-10-23

    Abstract: 本申请公开了一种数据传输控制方法、装置、FPGA、介质,该方法包括:向接收端FPGA的第二kernel发送数据帧;接收所述第二kernel发送的ACK响应帧;根据所述ACK响应帧中的接收信用使用字段、帧响应序列号、接收端缓存剩余空间大小以及本地保存的发送信用消耗数据对本地数据发送端口的数据流量进行控制,其中,所述发送信用消耗数据表示所述第一kernel已向所述第二kernel发送的数据量。这样能够根据接收端的情况对发送端的数据传输进行自动控制,能够充分利用带宽,又不造成数据丢失。

Patent Agency Ranking