-
公开(公告)号:CN118426976A
公开(公告)日:2024-08-02
申请号:CN202410889277.8
申请日:2024-07-04
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F9/50 , G06F12/1009 , G06F18/214
Abstract: 本发明公开了一种内存扩展系统、访问方法及设备、介质和计算机程序产品,涉及计算机技术领域,内存扩展系统包括N个图形处理器和N个现场可编程门阵列模组,现场可编程门阵列模组上挂载内存扩展模组,N个图形处理器环形连接,N个现场可编程门阵列模组环形连接,每个所述图形处理器连接k个现场可编程门阵列模组;现场可编程门阵列模组,用于接收内存访问请求;其中,内存访问请求包括与现场可编程门阵列模组连接的处理器和/或图形处理器和/或其他现场可编程门阵列模组发送的内存访问请求;内存扩展模组,用于响应内存访问请求。本发明实现了图形处理器的内存扩展,提升了图形处理器的处理性能。
-
公开(公告)号:CN117806553A
公开(公告)日:2024-04-02
申请号:CN202311843443.2
申请日:2023-12-28
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F3/06 , G06F12/084 , G06F9/50 , G06F9/54
Abstract: 本发明涉及数据存储技术领域,公开了一种多源异构分布式系统、内存访问方法和存储介质,第一统一互连总线单元通过协议适配接口模块接收第一设备发送的读请求,将第一内存单元的缓存状态设置为无效状态;将读请求封装得到的请求报文发送至第二设备的第二统一互连总线单元。第二统一互连总线单元从第二内存单元中读取数据;将第二内存单元的缓存状态设置为共享状态,将响应报文发送至第一统一互连总线单元。第一统一互连总线单元将响应报文携带的数据存储至第一内存单元;将第一内存单元的缓存状态设置为共享状态。通过在每个设备上部署统一互连总线单元,实现各设备间的一致性内存通信,实现内存共享,提升了多源异构分布式系统的性能。
-
公开(公告)号:CN117555836A
公开(公告)日:2024-02-13
申请号:CN202311576289.7
申请日:2023-11-23
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明公开了一种数据处理装置、系统及电子设备,涉及数据处理领域,为解决主机无法直接、高效地读写网卡设备的大容量内存的问题,该数据处理装置包括计算高速链路硬核模块,用于获取主机发送的任务请求,确定任务请求对应的目标内存访问模块,将任务请求下发至目标内存访问模块;支持计算高速链路协议的第一内存访问模块,用于直接对存储模块执行任务请求对应的操作;第二内存访问模块,用于根据任务请求从主机的内存中请求对应的数据帧,并基于接收到的数据帧对存储模块执行对应的操作。本发明能够使主机直接访问电子设备中的存储模块的传输层,无需映射到主机内存空间,降低对主机内存和带宽以及总线链路的带宽的占用。
-
公开(公告)号:CN117421268A
公开(公告)日:2024-01-19
申请号:CN202311413029.8
申请日:2023-10-27
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明公开了计算机技术领域内的一种互联系统、设备及网络。在本发明中,互联设备通过自身的PCIE接口连接多个主机,以构成mesh拓扑的主机集群或crossbar拓扑的主机集群。由于互联设备的PCIE接口被配置为EP模式,因此可在不增加硬件成本的前提下借助此互联设备实现:互联设备所连的任意主机至互联设备的网络接口的数据通路、互联设备的网络接口至互联设备任意PCIE接口所连主机的数据通路、以及互联设备的不同PCIE接口所连主机之间的数据通路,而不用借助网卡和网络连接不同主机。
-
公开(公告)号:CN117033275A
公开(公告)日:2023-11-10
申请号:CN202311279391.0
申请日:2023-10-07
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F13/28
Abstract: 本发明公开了计算机技术领域内的一种加速卡间的DMA方法、装置、加速卡、加速平台及介质。本发明中的第一加速卡能够主动进行DMA的发起,并根据自身里记录的数据目的端的第二加速卡的内存空闲信息,直接把数据以DMA方式写入第二加速卡的内存,无需在DMA之前询问第二加速卡的内存空闲地址,也无需等第二加速卡进行DMA发起。该方案实现了:不同加速卡在硬件层面的直接DMA写操作,解决了加速卡间的DMA操作问题。
-
公开(公告)号:CN115344393A
公开(公告)日:2022-11-15
申请号:CN202211034432.5
申请日:2022-08-26
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F9/50
Abstract: 本申请公开了一种业务处理方法,应用于硬件加速器,包括:接收主机侧发送的业务数据;将所述业务数据写入至目标计算核对应的内存块,所述目标计算核为微核阵列中的一个或多个计算核;通过检测核采集所述内存块的写入信息,并将所述写入信息发送至所述目标计算核;通过所述目标计算核根据所述写入信息从所述内存块中读取所述业务数据,并对所述业务数据进行处理,获得处理结果。应用本申请所提供的技术方案,可以有效降低主机设备对CPU的占用,进而提高了系统整机性能。本申请还公开了一种业务处理装置、电子设备及计算机可读存储介质,同样具有上述技术效果。
-
公开(公告)号:CN118426976B
公开(公告)日:2024-09-20
申请号:CN202410889277.8
申请日:2024-07-04
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F9/50 , G06F12/1009 , G06F18/214
Abstract: 本发明公开了一种内存扩展系统、访问方法及设备、介质和计算机程序产品,涉及计算机技术领域,内存扩展系统包括N个图形处理器和N个现场可编程门阵列模组,现场可编程门阵列模组上挂载内存扩展模组,N个图形处理器环形连接,N个现场可编程门阵列模组环形连接,每个所述图形处理器连接k个现场可编程门阵列模组;现场可编程门阵列模组,用于接收内存访问请求;其中,内存访问请求包括与现场可编程门阵列模组连接的处理器和/或图形处理器和/或其他现场可编程门阵列模组发送的内存访问请求;内存扩展模组,用于响应内存访问请求。本发明实现了图形处理器的内存扩展,提升了图形处理器的处理性能。
-
公开(公告)号:CN117827145B
公开(公告)日:2024-05-03
申请号:CN202410240189.5
申请日:2024-03-04
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明涉及计算机技术领域,公开了一种浮点运算装置及其处理方法、信息处理系统、硬件加速器,包括:浮点数据分析模块对浮点操作数进行分类分析,得到数据分析结果;异常结果生成模块在数据分析结果未满足当前计算模式下的算法规则时,直接生成相应结果;浮点数据归一化模块在数据分析结果满足当前计算模式下的算法规则时,将当前计算模式下得到的浮点数据或定点数据进行归一化处理,得到任意浮点格式的归一化浮点数结果。上述装置支持不同类型浮点格式,支持浮点乘、加、指数、倒数、开平方根倒数,开平方根等多种高性能计算模式,减少了冗余工作量,提高了整体效率,在保证精度的前提下能够减少硬件资源面积,且适用范围广。
-
公开(公告)号:CN117827145A
公开(公告)日:2024-04-05
申请号:CN202410240189.5
申请日:2024-03-04
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明涉及计算机技术领域,公开了一种浮点运算装置及其处理方法、信息处理系统、硬件加速器,包括:浮点数据分析模块对浮点操作数进行分类分析,得到数据分析结果;异常结果生成模块在数据分析结果未满足当前计算模式下的算法规则时,直接生成相应结果;浮点数据归一化模块在数据分析结果满足当前计算模式下的算法规则时,将当前计算模式下得到的浮点数据或定点数据进行归一化处理,得到任意浮点格式的归一化浮点数结果。上述装置支持不同类型浮点格式,支持浮点乘、加、指数、倒数、开平方根倒数,开平方根等多种高性能计算模式,减少了冗余工作量,提高了整体效率,在保证精度的前提下能够减少硬件资源面积,且适用范围广。
-
公开(公告)号:CN117033275B
公开(公告)日:2024-02-09
申请号:CN202311279391.0
申请日:2023-10-07
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F13/28
Abstract: 本发明公开了计算机技术领域内的一种加速卡间的DMA方法、装置、加速卡、加速平台及介质。本发明中的第一加速卡能够主动进行DMA的发起,并根据自身里记录的数据目的端的第二加速卡的内存空闲信息,直接把数据以DMA方式写入第二加速卡的内存,无需在DMA之前询问第二加速卡的内存空闲地址,也无需等第二加速卡进行DMA发起。该方案实现了:不同加速卡在硬件层面的直接DMA写操作,解决了加速卡间的DMA操作问题。
-
-
-
-
-
-
-
-
-