一种驱动非组合逻辑电路的状态机重新编码方法

    公开(公告)号:CN119203258A

    公开(公告)日:2024-12-27

    申请号:CN202411230913.2

    申请日:2024-09-04

    Applicant: 浙江大学

    Abstract: 本发明属于集成电路设计领域,公开了一种驱动非组合逻辑电路的状态机重新编码方法,包括:步骤1:状态分类;基于KEEP值是否依赖于状态机的前一状态S'来对状态机的编码进行分类;步骤2:状态机跳转分类:根据状态机编码的分类以及状态跳转的起始与终点状态编码,状态机的跳转细分为五种类型。步骤3:状态机跳转修改和重新编码操作;调整状态机,使其状态间跳转符合步骤2的五种类型的跳转要求;步骤4:流程与总结。本发明可以实现通用电路中状态机的重新编码,使得其可以直接驱动带有非组合逻辑环的电路。通过状态机跳转图修改和比特重编码操作两大步骤,改造现有的状态机,具有广泛的适用性。

    一种基于Depth-wise卷积计算的通用数据访存的方法及装置

    公开(公告)号:CN119045726A

    公开(公告)日:2024-11-29

    申请号:CN202410994002.0

    申请日:2024-07-24

    Applicant: 浙江大学

    Abstract: 本发明属于超越函数运算领域,公开了一种基于Depth‑wise卷积计算的通用数据访存的方法及装置,包括步骤1:将输入特征图数据和权重数据划分成若干数据块和若干子数据块并获得各数据块的索引顺序;步骤2:按照Depth‑wise卷积的计算顺序,从片外存储器中读取输入特征图数据块和权重数据块,单独计算各输入特征图数据和各权重数据在片上缓存器的行地址和列地址,依次写入片上缓存器中;步骤3:采用通用数据加载方式,计算各输入特征图数据和权重数据在片上缓存器的行地址和列地址,从片上缓存器中读取待卷积的输入特征图数据和权重数据。本发明提高了数据写入和读取的通用性,提高数据访存的灵活性和并行性。

    一种基于Click的检测窗口动态调整异步弹性电路控制器

    公开(公告)号:CN117526908A

    公开(公告)日:2024-02-06

    申请号:CN202311312162.4

    申请日:2023-10-11

    Applicant: 浙江大学

    Abstract: 本发明属于异步弹性电路技术领域,公开了一种基于Click的检测窗口动态调整异步弹性电路控制器,包括基于Click的异步握手控制器和检测窗口动态调整控制器,所述检测窗口动态调整控制器以检测电路产生的错误信号作为输入,实时判断当前情况时序错误率是否过高,如果时序错误率过高,检测窗口动态调整控制器调整异步握手控制器的内部延时和请求路径上的延时,减小检测窗口时间以减小时序错误率;如果时序错误率过低,检测窗口动态调整控制器调整异步握手控制器的内部延时和请求路径上的延时,增大检测窗口时间以提高正常工作的时钟频率。本发明通过利用异步的Click电路结构代替组合逻辑环,提高了电路在各个工作环境下的性能。

    一种基于误差反馈的深度数字半色调方法

    公开(公告)号:CN117201692A

    公开(公告)日:2023-12-08

    申请号:CN202310921240.4

    申请日:2023-07-26

    Applicant: 浙江大学

    Abstract: 本发明属于图像处理技术领域,公开了一种基于误差反馈的深度数字半色调方法,本发明将误差反馈机制和神经网络处理进行了结合,直接通过引入之前生成的点带来的量化误差来建模点之间的关系,简化了任务,使得能用更少的参数和计算实现类似的效果。本发明提出的误差反馈机制是从每一行半色调点出发,自行学习吸收之前的误差行,能更好地实现蓝噪声特征。同时,纹理提取卷积层能够有效提出图像中的结构信息,增强半色调纹理质量。本发明方法能够用较少的参数和计算量在资源有限的设备上快速生成高质量的半色调图像。

    一种面向DL编译器的预量化模型部署方法

    公开(公告)号:CN119129709A

    公开(公告)日:2024-12-13

    申请号:CN202411082583.7

    申请日:2024-08-08

    Applicant: 浙江大学

    Abstract: 本发明属于深度学习编译器领域,公开了一种面向DL编译器的预量化模型部署方法,包括步骤1:前端框架解析器解析前端预量化的深度学习模型,输出包含Q算子的图;步骤2:进行面向Target,即目标平台的图切分操作,该操作之后,图将被分割为两部分:加速器支持的算子将在加速器上运行,加速器不支持的算子将在CPU上运行;步骤3:DL编译器将针对两部分采用不同的调度和代码生成,并采用两级,即函数级和算子级加速器代码生成器来产生加速器硬件指令和驱动函数。本发明支持面向加速器的切图功能,既能够完成Q算子到普通算子的降级,又能够使加速器子函数的输入输出格式满足硬件要求。

    一种SoC内部LDO负载的评估方法
    6.
    发明公开

    公开(公告)号:CN118643778A

    公开(公告)日:2024-09-13

    申请号:CN202410676054.3

    申请日:2024-05-29

    Applicant: 浙江大学

    Abstract: 本发明属于SoC功耗领域,公开了一种SoC内部LDO负载的评估方法,包括如下步骤:步骤1:重新设计LDO;步骤2:评估LDO静态负载;使用基于SoC的低功耗模式的case来评估LDO静态下的最小负载,使用基于SoC的现有所有case进行分段merge的方式来评估LDO静态下的最大负载;步骤3:评估LDO动态负载;使用SoC模式切换速度以及各种模式之间的负载信息来评估LDO动态负载。本发明方法设计人员不需要清晰知道SoC内部各个部分如何使用以及编写对应的复杂case,只需要使用现有的case资源即可,能够适应大型SoC内部LDO负载的评估,对设计人员要求极低,评估结果确定性高。

    一种基于自适应网表结构的逻辑锁定方法

    公开(公告)号:CN118070355A

    公开(公告)日:2024-05-24

    申请号:CN202311788541.0

    申请日:2023-12-25

    Applicant: 浙江大学

    Abstract: 本发明属于集成电路硬件安全技术领域,公开了一种基于自适应网表结构的逻辑锁定方法,本发明通过反复修改约束单元的结构,修改会基于原网表的结构选择最有利的修改,如使其可以分裂后分散于网表中,或利用网表中已有信号为约束以减少约束单元的原始输入,同时保证修改不会引入过多错误模式。最终使得各个单元的原始输入数量较少且分散,从而使得Valkyrie等结构攻击无法成功,同时其错误的输入模式数量可控。本发明具有Valkyrie攻击抗性高,SAT攻击抗性高,面积开销较小的优点。

    一种应用于ADC差分电容阵列的互校准方法

    公开(公告)号:CN119788071A

    公开(公告)日:2025-04-08

    申请号:CN202411567182.0

    申请日:2024-11-05

    Applicant: 浙江大学

    Abstract: 本发明属于集成电路设计技术领域,公开了一种应用于ADC差分电容阵列的互校准方法,所述方法包括如下步骤:步骤1:CDAC电容阵列中每位电容误差电压的提取和量化;步骤2:在ADC的输出码值中加上相应的误差码值。采用本发明提出的校准方法去除了传统模拟校准方法中额外的校准CDAC,显著的减少了电容面积,并将误差码值和ADC正常量化的码值相结合得到最终的输出码值,该运算过程不仅可以在片上运行也可以放在片外的软件上运算,减少了电路设计的复杂性同时也能显著减小电容阵列失配引起ADC转换精度损失。

    一种通用可配的图像流水线处理阵列架构

    公开(公告)号:CN114187161B

    公开(公告)日:2025-03-18

    申请号:CN202111484075.8

    申请日:2021-12-07

    Applicant: 浙江大学

    Abstract: 本发明属于流处理器计算领域,公开了一种通用可配的图像流水线处理阵列架构,包括若干个像素处理模块,一个程序段存储模块、一个数据段存储模块、一个行数据存储模块和一个查找表存储模块;本发明通过设计一种通用的,适用于图像处理的流水线化DSP阵列架构,解决了传统定制化图像处理模块较差的灵活性,和通用多核架构对于吞吐需求过高的缺点。在此基础上提出了一种多DSP共享存储的架构,同时可以灵活的适配多种图像处理业务不同流水线的需求,并达到较好的吞吐和性能。

Patent Agency Ranking