复制关键路径电路和芯片

    公开(公告)号:CN111859828B

    公开(公告)日:2021-08-24

    申请号:CN202010730838.1

    申请日:2020-07-27

    Abstract: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。

    一种基于电磁侧信道的PLC异常检测方法

    公开(公告)号:CN112649675A

    公开(公告)日:2021-04-13

    申请号:CN202011500956.X

    申请日:2020-12-17

    Abstract: 本发明公开了一种基于电磁侧信道的PLC异常检测方法,利用磁传感器采集PLC电源线周围的磁场强度数据,通过对磁场强度变化量与时间之间的关系按照线性关系进行建模,使用递推最小二乘法求解磁场强度变化率特征,并使用累积和算法对误差项进行处理,从而实现对PLC异常行为进行实时检测;该异常检测方法不需要修改和接入硬件电路,仅需使用磁传感器无接触采集PLC模块电源线在工作状态下电磁感应产生的磁场强度数据,能快速有效地对PLC异常运行状态进行检测;此外,该异常检测方法不需要预先训练模型,不需要异常运行状态样本,通过磁场强度变化率和误差两个参数即可联合判断实现PLC异常状态检测,参数实时更新,误检率低。

    一种用于电力专用芯片的低功耗存储控制器及控制方法

    公开(公告)号:CN112199308B

    公开(公告)日:2021-03-30

    申请号:CN202011354222.5

    申请日:2020-11-26

    Applicant: 浙江大学

    Abstract: 本发明公开了一种用于电力专用芯片的软硬件结合的低功耗存储控制器,包括总线接口子模块,寄存器子模块,Nor‑Flash SCR配置子模块,读数据缓冲子模块,Nor‑Flash接口协议转换子模块,多路复用器子模块。总线接口子模块实现采样CPU通过AMBA总线发起的读写请求相关的控制信号,地址信号和数据信号,并返回读数据和响应信号;用户通过配置寄存器子模块中的寄存器实现对Nor‑Flash存储器的不同访问模式;Nor‑Flash SCR配置子模块,实现芯片上电时自动完成Nor‑Flash设备配置寄存器配置操作;读数据缓冲子模块,用于暂存从Nor‑Flash返回的高位宽数据信息;Nor‑Flash接口协议转换子模块,实现将总线接口子模块采样到的读写操作时序转换为Nor‑Flash端口协议时序。

    基于时序裕度和时序路径的分步多阈值电压单元分配方法

    公开(公告)号:CN112183003B

    公开(公告)日:2021-03-30

    申请号:CN202011373900.2

    申请日:2020-11-30

    Applicant: 浙江大学

    Abstract: 本发明公开了一种基于单元时序裕度和单元时序路径的分步多阈值电压单元分配方法,属于集成电路设计的低功耗技术领域,包括两个步骤:基于批量替换的初步优化、基于逐点替换的深度优化。所述基于批量替换的初步优化是将电路中时序裕度最差的一部分节点中扇出最大的一部分批量替换为低阈值电压单元并迭代多轮。所述基于逐点替换的深度优化是每轮替换电路中每一条违例的时序路径中的一个单元,并迭代直到电路时序满足要求。本发明先通过基于批量替换的初步优化有效降低深度优化中需要遍历的节点,再通过基于逐点替换的深度优化确保电路时序满足要求。

    一种基于PSO算法的有用偏差时序优化方法

    公开(公告)号:CN112001140B

    公开(公告)日:2021-03-30

    申请号:CN202011165958.8

    申请日:2020-10-27

    Applicant: 浙江大学

    Abstract: 本发明公开了一种基于PSO算法的有用偏差时序优化方法,包括:S1,选取路径公共点并加入缓冲器;S2,将路径公共点作为粒子,缓冲器数量作为粒子位置,将建立时间和保持时间的最差违例之和作为全局最优解,采用PSO算法得到最优缓冲器数量,包括:S21,随机生成初始粒子位置;S22,将初始粒子位置输入skew函数,得到个体最优解和全局最优解;S23,进入循环,将粒子位置输入skew函数,更新个体最优解,并得到本轮全局最优解;S24,如果本轮全局最优解大于全局最优解,则将本轮全局最优解作为全局最优解,否则不变;S25,更新速度;S26,更新粒子位置,如继续循环进入步骤S23,如结束循环输出粒子位置。

    一种基于流量特征的电力终端漏洞攻击防护方法

    公开(公告)号:CN112491849A

    公开(公告)日:2021-03-12

    申请号:CN202011295761.6

    申请日:2020-11-18

    Abstract: 本发明公开了一种基于流量特征的电力终端漏洞攻击防护方法,属于智能电网终端设备安全技术领域。通过采集电力终端设备与主站间的通讯流量数据,并将电力终端设备正常工作状态下和受攻击状态下的通讯流量数据分类为正样本、负样本;再对正样本、负样本进行特征提取及选择,形成样本特征向量;选取分类器进行机器学习,生成漏洞攻击识别模型。在具体应用场景中,采集工作中电力终端设备与主站间的实时通讯流量数据并对其进行特征提取,形成检测特征向量;再将检测特征向量输入漏洞攻击检测模型,可判断电力终端是否受到攻击。本发明方法可对电力终端设备进行安全监测,并不依赖解析数据包内部信息,可有效增强电力系统的安全可靠性。

    复制关键路径电路和芯片

    公开(公告)号:CN111859828A

    公开(公告)日:2020-10-30

    申请号:CN202010730838.1

    申请日:2020-07-27

    Abstract: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。

Patent Agency Ranking