非易失性半导体存储器件

    公开(公告)号:CN1055568C

    公开(公告)日:2000-08-16

    申请号:CN94119911.8

    申请日:1994-12-27

    Inventor: 荒木仁

    Abstract: 本发明旨在实现不必在高阻的第1多晶硅上开接触孔、接触孔数目少的选择晶体管以谋求高集成化。配置有和叠层式存储单元208具有同样浮置栅构造的选择晶体管209。由于在高阻的第1多晶硅上不开接触孔,故在选择晶体管的栅极布线中不必在单元阵列的中途形成接触孔。其结构是对浮置栅204预先注入电荷以使选择晶体管209的阈值变正,或向选择晶体管209的沟道区域掺杂、并用紫外线照射进行控制使中性阈值变为正值。

    非易失性半导体存储装置及其制造方法

    公开(公告)号:CN1182960A

    公开(公告)日:1998-05-27

    申请号:CN97110343.7

    申请日:1994-12-27

    Inventor: 荒木仁

    Abstract: 本发明旨在实现不必在高阻的第1多晶硅上开接触孔、接触孔数目少的选择晶体管以谋求高集成化。配置有和叠层式存储单元208具有同样浮置栅构造的选择晶体管209。由于在高阻的第1多晶硅上不开接触孔,故在选择晶体管的栅极布线中不必在单元阵列的中途形成接触孔。其结构是对浮置栅204预先注入电荷以使选择晶体管209的阈值变正,或向选择晶体管209的沟道区域掺杂、并用紫外线照射进行控制使中性阈值变为正值。

    非易失性半导体存储装置及其制造方法

    公开(公告)号:CN1156000C

    公开(公告)日:2004-06-30

    申请号:CN97110343.7

    申请日:1994-12-27

    Inventor: 荒木仁

    Abstract: 本发明旨在实现不必在高阻的第1多晶硅上开接触孔、接触孔数目少的选择晶体管以谋求高集成化。配置有和叠层式存储单元208具有同样浮置栅构造的选择晶体管209。由于在高阻的第1多晶硅上不开接触孔,故在选择晶体管的栅极布线中不必在单元阵列的中途形成接触孔。其结构是对浮置栅204预先注入电荷以使选择晶体管209的阈值变正,或向选择晶体管209的沟道区域掺杂、并用紫外线照射进行控制使中性阈值变为正值。

    非易失性半导体存储装置及其制造方法

    公开(公告)号:CN1111825A

    公开(公告)日:1995-11-15

    申请号:CN94119911.8

    申请日:1994-12-27

    Inventor: 荒木仁

    Abstract: 本发明旨在实现不必在高阻的第1多晶硅上开接触孔、接触孔数目少的选择晶体管以谋求高集成化。配置有和叠层式存储单元208具有同样浮置栅构造的选择晶体管209。由于在高阻的第1多晶硅上不开接触孔,故在选择晶体管的栅极布线中不必在单元阵列的中途形成接触孔。其结构是对浮置栅204预先注入电荷以使选择晶体管209的阈值变正,或向选择晶体管209的沟道区域掺杂、并用紫外线照射进行控制使中性阈值变为正值。

Patent Agency Ranking