应用于JPEG2000的基于二维离散小波逆变换的硬件设计方法

    公开(公告)号:CN104539973B

    公开(公告)日:2017-11-03

    申请号:CN201510046773.8

    申请日:2015-01-29

    Abstract: 应用于JPEG2000的基于二维离散小波逆变换的硬件设计方法,属于图像编解码技术领域。本发明解决了现有的小波逆变换频率低下,计算资源复用程度低,缓存消耗过大以及控制复杂的问题。本发明通过对协议中给定公式进行等价变形,打破奇偶数据计算时的相互等待过程,自由地进行分步计算,减少冗余存储。针对变形公式各自的特点,提出了交替扫描和栅栏型扫描两种数据读取方式,并针对并行变换行列一维方向分别设计基于流水的数据流,使硬件结构关键路径仅为一个乘法器,并可时分复用计算单元,减少面积消耗并提高吞吐率。所述方法能够在面积、吞吐率、存储器以及计算单元间寻得较好的折衷。本发明可应用于JPEG2000图像编解码系统。

    应用于JPEG2000解码器中的二维离散小波逆变换器

    公开(公告)号:CN104053011B

    公开(公告)日:2017-03-01

    申请号:CN201410264719.6

    申请日:2014-06-13

    Abstract: 应用于JPEG2000解码器中的二维离散小波逆变换器,涉及一种二维离散小波逆变换器。为了解决应用在JPEG2000解码器中的小波逆变换硬件部分存在低速且高存储的问题。它包括小波系数存储器、读地址产生模块、列逆变换模块、Reg重排模块、行逆变换模块、写地址产生模块和IDWT控制模块;小波系数存储器内存储多级二维交织化后的小波系数,读地址产生模块和写地址产生模块分别采用两列交替扫描和“z”字形方式读写小波系数,列逆变换模块和行逆变换模块完成垂直和水平方向上的一维离散小波逆变换,列、行逆变换间靠Reg重排模块完成数据重排,IDWT控制模块对其他模块使能控制完成小波逆变换。它用于JPEG2000解码器中。

    应用于JPEG2000的基于二维离散小波逆变换的硬件设计方法

    公开(公告)号:CN104539973A

    公开(公告)日:2015-04-22

    申请号:CN201510046773.8

    申请日:2015-01-29

    Abstract: 应用于JPEG2000的基于二维离散小波逆变换的硬件设计方法,属于图像编解码技术领域。本发明解决了现有的小波逆变换频率低下,计算资源复用程度低,缓存消耗过大以及控制复杂的问题。本发明通过对协议中给定公式进行等价变形,打破奇偶数据计算时的相互等待过程,自由地进行分步计算,减少冗余存储。针对变形公式各自的特点,提出了交替扫描和栅栏型扫描两种数据读取方式,并针对并行变换行列一维方向分别设计基于流水的数据流,使硬件结构关键路径仅为一个乘法器,并可时分复用计算单元,减少面积消耗并提高吞吐率。所述方法能够在面积、吞吐率、存储器以及计算单元间寻得较好的折衷。本发明可应用于JPEG2000图像编解码系统。

    应用于JPEG2000解码器中的二维离散小波逆变换器

    公开(公告)号:CN104053011A

    公开(公告)日:2014-09-17

    申请号:CN201410264719.6

    申请日:2014-06-13

    Abstract: 应用于JPEG2000解码器中的二维离散小波逆变换器,涉及一种二维离散小波逆变换器。为了解决应用在JPEG2000解码器中的小波逆变换硬件部分存在低速且高存储的问题。它包括小波系数存储器、读地址产生模块、列逆变换模块、Reg重排模块、行逆变换模块、写地址产生模块和IDWT控制模块;小波系数存储器内存储多级二维交织化后的小波系数,读地址产生模块和写地址产生模块分别采用两列交替扫描和“z”字形方式读写小波系数,列逆变换模块和行逆变换模块完成垂直和水平方向上的一维离散小波逆变换,列、行逆变换间靠Reg重排模块完成数据重排,IDWT控制模块对其他模块使能控制完成小波逆变换。它用于JPEG2000解码器中。

Patent Agency Ranking