一种IES联合FPGA硬件仿真加速系统

    公开(公告)号:CN109783954A

    公开(公告)日:2019-05-21

    申请号:CN201910060694.0

    申请日:2019-01-23

    Abstract: 本发明提供了一种IES联合FPGA硬件仿真加速系统,该系统包括IES仿真模块、软硬件通信模块和FPGA硬件加速模块。IES仿真模块,按照预设的仿真时钟频率,循环提取预设时间段内被测FPGA设计的并行激励数据,将其发送到FPGA硬件加速模块;从FPGA硬件加速模块中循环提取被测FPGA设计的测试数据,按照相应的时序转换为被测FPGA设计仿真结果并显示;FPGA硬件加速模块,接收并行激励数据并存储至输入缓冲区中;产生测试激励时钟和被测FPGA设计各时钟域工作时钟,驱动输入缓冲区输出并行激励数据至被测FPGA设计;在并行激励数据的作用下,被测FPGA设计输出测试数据至输出缓冲区中。本发明降低了仿真环境的运行负担,提高了FPGA仿真的速度。

    一种防御StarBleed漏洞的方法及装置

    公开(公告)号:CN111967014A

    公开(公告)日:2020-11-20

    申请号:CN202010687192.3

    申请日:2020-07-16

    Abstract: 本申请公开了一种防御StarBleed漏洞的方法及装置,该方法包括:对初始密文进行解密得到明文,并根据预设的随机数选择策略确定随机数;根据所述随机数分别对所述明文中的配置指令字、配置指令字参数以及配置指令顺序进行混淆,并根据所述随机数对所述明文中的配置指令进行替换;根据所述随机数对所述明文中的HMAC签名区数据进行混淆,计算并更新混淆后的HMAC签名区数据得到混淆后的明文,将所述混淆后的明文进行加密,得到混淆后的密文。本发明解决了现有技术中对StarBleed漏洞进行攻击防御空白的技术问题。

    一种改进的基于扩展卡尔曼滤波的载波跟踪环

    公开(公告)号:CN105607091A

    公开(公告)日:2016-05-25

    申请号:CN201610079931.4

    申请日:2016-02-04

    CPC classification number: G01S19/29

    Abstract: 一种改进的基于扩展卡尔曼滤波的载波跟踪环,包括基带信号预处理模块、矩阵计算模块、扩展卡尔曼滤波模块和本地NCO。在每一个时间段T内基带信号预处理模块根据本地载波信号对信号I和信号Q进行预处理得到观测值,矩阵计算模块计算线性化矩阵H,经过扩展卡尔曼滤波模块计算得到相位和频率的估计值,用于本地NCO生成本地载波信号输出给基带信号预处理模块,实现每一个时间段T内的载波跟踪。本发明无需鉴相器辅助,适用于低信噪比、高动态情况下存在调制信息时的跟踪需求,硬件实现简单,能够有效提高整个载波跟踪环的运行速率,同时降低资源消耗。

    一种改进的基于扩展卡尔曼滤波的载波跟踪环

    公开(公告)号:CN105607091B

    公开(公告)日:2018-02-09

    申请号:CN201610079931.4

    申请日:2016-02-04

    Abstract: 一种改进的基于扩展卡尔曼滤波的载波跟踪环,包括基带信号预处理模块、矩阵计算模块、扩展卡尔曼滤波模块和本地NCO。在每一个时间段T内基带信号预处理模块根据本地载波信号对信号I和信号Q进行预处理得到观测值,矩阵计算模块计算线性化矩阵H,经过扩展卡尔曼滤波模块计算得到相位和频率的估计值,用于本地NCO生成本地载波信号输出给基带信号预处理模块,实现每一个时间段T内的载波跟踪。本发明无需鉴相器辅助,适用于低信噪比、高动态情况下存在调制信息时的跟踪需求,硬件实现简单,能够有效提高整个载波跟踪环的运行速率,同时降低资源消耗。

    一种IES联合FPGA硬件仿真加速系统

    公开(公告)号:CN109783954B

    公开(公告)日:2023-08-29

    申请号:CN201910060694.0

    申请日:2019-01-23

    Abstract: 本发明提供了一种IES联合FPGA硬件仿真加速系统,该系统包括IES仿真模块、软硬件通信模块和FPGA硬件加速模块。IES仿真模块,按照预设的仿真时钟频率,循环提取预设时间段内被测FPGA设计的并行激励数据,将其发送到FPGA硬件加速模块;从FPGA硬件加速模块中循环提取被测FPGA设计的测试数据,按照相应的时序转换为被测FPGA设计仿真结果并显示;FPGA硬件加速模块,接收并行激励数据并存储至输入缓冲区中;产生测试激励时钟和被测FPGA设计各时钟域工作时钟,驱动输入缓冲区输出并行激励数据至被测FPGA设计;在并行激励数据的作用下,被测FPGA设计输出测试数据至输出缓冲区中。本发明降低了仿真环境的运行负担,提高了FPGA仿真的速度。

    一种防御StarBleed漏洞的方法及装置

    公开(公告)号:CN111967014B

    公开(公告)日:2023-08-11

    申请号:CN202010687192.3

    申请日:2020-07-16

    Abstract: 本申请公开了一种防御StarBleed漏洞的方法及装置,该方法包括:对初始密文进行解密得到明文,并根据预设的随机数选择策略确定随机数;根据所述随机数分别对所述明文中的配置指令字、配置指令字参数以及配置指令顺序进行混淆,并根据所述随机数对所述明文中的配置指令进行替换;根据所述随机数对所述明文中的HMAC签名区数据进行混淆,计算并更新混淆后的HMAC签名区数据得到混淆后的明文,将所述混淆后的明文进行加密,得到混淆后的密文。本发明解决了现有技术中对StarBleed漏洞进行攻击防御空白的技术问题。

Patent Agency Ranking