-
公开(公告)号:CN101917356A
公开(公告)日:2010-12-15
申请号:CN201010233968.0
申请日:2010-07-19
Applicant: 中国科学院计算技术研究所
Abstract: 本发明是关于一种LTE上行参考信号q阶ZC序列的生成方法及其系统,该方法包括:步骤一,根据资源块个数获得ZC序列的长度;步骤二,根据所述ZC序列的长度、序列号、组号计算q值;步骤三,采用递推法产生q阶ZC序列。本发明通过产生ZC序列长度查找表,避免了计算最大质数的较长运算时间问题;巧妙利用相位特性递推产生ZC序列,避免了直接计算相位时幅度大、精度差的乘除法,在实际定点化实现中具有重要意义;采用所提递推算法产生ZC序列,避免了用公式直接产生ZC序列时多次计算三角函数带来的运算时间较长的问题。
-
公开(公告)号:CN102035778B
公开(公告)日:2013-01-30
申请号:CN200910093700.9
申请日:2009-09-27
Applicant: 中国科学院计算技术研究所
IPC: H04L27/26
Abstract: 本发明提供一种数字基带处理器,包括上行发射机、下行接收机、一个集中存储器和访问集中器;其中,上行发射机包括用于信道编码、QAM调制以及IDFT变换的上行处理第一部分,用于做插入CP、成形滤波、定时发送操作的上行处理第二部分;下行接收机包括用于帧同步前处理的下行处理第一部分,用于对数据做去CP、OFDM解调、同步、MIMO译码、QAM软解调、解速率匹配操作的下行处理第二部分,以及用于做信道译码和校验操作的下行处理第三部分;访问集中器包括与下行处理第一部分以及下行处理第二部分连接的第一访问端口,与下行处理第三部分连接的第三访问端口,与上行处理第一部分以及上行处理第二部分连接的第二访问端口。
-
公开(公告)号:CN102664836B
公开(公告)日:2015-12-02
申请号:CN201210088888.X
申请日:2012-03-29
Applicant: 中国科学院计算技术研究所
Abstract: 本发明提供一种用于宽带无线通信数字基带处理器的原型验证平台,其特征在于,包括:母板、安装在所述母板上的FPGA,以及安装在所述母板上与所述FPGA各端口连接的程序运行存储器、JTAG接口模块、TBU模块、AP INF模块、Other Peripheral模块和DIG RF INF模块;所述FPGA用于模拟待验证的宽带无线通信数字基带处理器;所述Other Peripheral模块包括与所述FPGA的端口直接连接的GPIO子模块和通过所述GPIO子模块与所述FPGA连接的其它常用外设子模块。与现有技术相比,本发明成本较低,且能够很好地模拟宽带无线通信数字基带处理器的实际硬件运行环境。
-
公开(公告)号:CN102664836A
公开(公告)日:2012-09-12
申请号:CN201210088888.X
申请日:2012-03-29
Applicant: 中国科学院计算技术研究所
Abstract: 本发明提供一种用于宽带无线通信数字基带处理器的原型验证平台,其特征在于,包括:母板、安装在所述母板上的FPGA,以及安装在所述母板上与所述FPGA各端口连接的程序运行存储器、JTAG接口模块、TBU模块、AP INF模块、Other Peripheral模块和DIG RF INF模块;所述FPGA用于模拟待验证的宽带无线通信数字基带处理器;所述Other Peripheral模块包括与所述FPGA的端口直接连接的GPIO子模块和通过所述GPIO子模块与所述FPGA连接的其它常用外设子模块。与现有技术相比,本发明成本较低,且能够很好地模拟宽带无线通信数字基带处理器的实际硬件运行环境。
-
公开(公告)号:CN102035778A
公开(公告)日:2011-04-27
申请号:CN200910093700.9
申请日:2009-09-27
Applicant: 中国科学院计算技术研究所
IPC: H04L27/26
Abstract: 本发明提供一种数字基带处理器,包括上行发射机、下行接收机、一个集中存储器和访问集中器;其中,上行发射机包括用于信道编码、QAM调制以及IDFT变换的上行处理第一部分,用于做插入CP、成形滤波、定时发送操作的上行处理第二部分;下行接收机包括用于帧同步前处理的下行处理第一部分,用于对数据做去CP、OFDM解调、同步、MIMO译码、QAM软解调、解速率匹配操作的下行处理第二部分,以及用于做信道译码和校验操作的下行处理第三部分;访问集中器包括与下行处理第一部分以及下行处理第二部分连接的第一访问端口,与下行处理第三部分连接的第三访问端口,与上行处理第一部分以及上行处理第二部分连接的第二访问端口。
-
-
-
-