基于硫系化合物的浪涌保护器件及其制备方法

    公开(公告)号:CN102751319B

    公开(公告)日:2015-04-15

    申请号:CN201210230324.5

    申请日:2012-07-04

    Abstract: 本发明提供了一种基于硫系化合物的浪涌保护器件,该浪涌保护器件包括下电极(2)、位于该下电极(2)上的下加热电极(3)、位于下加热电极(3)上的硫系化合物薄膜(5)以及位于所述硫系化合物薄膜(5)上的上电极(6);所述硫系化合物薄膜(5)下部通过下加热电极(3)与下电极(2)达成电性连接;所述硫系化合物薄膜(5)上部与上电极(6)达成电性连接。本发明还提供一种基于硫系化合物的浪涌保护器件的制备方法。本发明器件利用硫系化合物所特用的阈值导通特性实现过压保护,概念新颖,结构简单,是一种过电保护响应速度极快,抑制过压能力极强的浪涌保护器件。

    一种嵌入式系统及其应用进程的休眠与唤醒方法

    公开(公告)号:CN102779072A

    公开(公告)日:2012-11-14

    申请号:CN201210199953.6

    申请日:2012-06-18

    Abstract: 本发明提供一种嵌入式系统及其应用进程的休眠与唤醒方法,该嵌入式系统由传统的非易失主存及DRAM内存构成存储架构,非易失主存又由引导程序存储区、内核存储区、文件系统存储区、以及进程镜像备份区组成,其中,进程镜像备份区划分有镜像索引区和镜像数据保存区,可实现应用进程挂起到非易失存储器。本发明可实现系统级以及单进程的休眠,使进程休眠、唤醒管理更加灵活、方便,可降低传统嵌入式系统休眠唤醒的数据备份及恢复的工作量以及系统休眠时数据备份所占用的大量存储空间,从而提高嵌入式系统运行效率。

    一种非易失性随机存储器及其操作方法

    公开(公告)号:CN102890963B

    公开(公告)日:2016-08-17

    申请号:CN201110202834.7

    申请日:2011-07-20

    Abstract: 本发明提供一种非易失性随机存储器件(100),其包括由若干存储单元块(111)构成的存储单元阵列(110)以及和所述存储单元阵列(110)相连接的外围电路;所述外围电路包括用于根据地址输入信息选中相应存储单元块的地址译码电路(120)、存储所有存储单元块的操作模式信息并在控制信号(160)作用下重新写入的块操作模式信息寄存器(130)、根据块操作模式信息寄存器(130)中存储的操作模式信息输出某一写操作模式到存储单元阵列的写驱动电路(140)以及根据块操作模式信息寄存器(130)中存储的操作模式信息输出某一读操作模式到存储单元阵列的读出电路(150)。本发明兼容两种不同操作模式的相变存储器简化接口设计,节约设计面积,减少功耗,提高速度。

    基于单类型存储器的嵌入式系统的动态存储管理方法

    公开(公告)号:CN103246610B

    公开(公告)日:2016-06-15

    申请号:CN201210032785.1

    申请日:2012-02-14

    Abstract: 本发明提供一种基于单类型存储器的嵌入式系统的动态存储管理方法,该嵌入式系统包括预存有内核及文件系统启动加载信息和引导程序的启动程序存储区及建置有内核及文件系统的系统RAM区,该方法是在引导程序启动后,基于启动信息加载内核与文件系统;然后在系统RAM区标记出已用内存区及可用内存区;最后系统接收到更新或搬移指令时,申请系统RAM区中是否有连续可用的内存块,若是,则写入内核或文件系统的更新或搬移数据,若否,则整理该可用内存区中的碎片并将各该碎片合并成连续可用的内存块,以将内核或文件系统的更新或搬移数据写入该内存块,本发明模糊了内存与外存的界限,统一了存储架构,把外存管理纳入了内存管理之中,解决了不便管理等问题。

    一种非易失性随机存储器及其操作方法

    公开(公告)号:CN102890963A

    公开(公告)日:2013-01-23

    申请号:CN201110202834.7

    申请日:2011-07-20

    Abstract: 本发明提供一种非易失性随机存储器件(100),其包括由若干存储单元块(111)构成的存储单元阵列(110)以及和所述存储单元阵列(110)相连接的外围电路;所述外围电路包括用于根据地址输入信息选中相应存储单元块的地址译码电路(120)、存储所有存储单元块的操作模式信息并在控制信号(160)作用下重新写入的块操作模式信息寄存器(130)、根据块操作模式信息寄存器(130)中存储的操作模式信息输出某一写操作模式到存储单元阵列的写驱动电路(140)以及根据块操作模式信息寄存器(130)中存储的操作模式信息输出某一读操作模式到存储单元阵列的读出电路(150)。本发明兼容两种不同操作模式的相变存储器简化接口设计,节约设计面积,减少功耗,提高速度。

    一种嵌入式系统及其应用进程的休眠与唤醒方法

    公开(公告)号:CN102779072B

    公开(公告)日:2014-06-25

    申请号:CN201210199953.6

    申请日:2012-06-18

    Abstract: 本发明提供一种嵌入式系统及其应用进程的休眠与唤醒方法,该嵌入式系统由传统的非易失主存及DRAM内存构成存储架构,非易失主存又由引导程序存储区、内核存储区、文件系统存储区、以及进程镜像备份区组成,其中,进程镜像备份区划分有镜像索引区和镜像数据保存区,可实现应用进程挂起到非易失存储器。本发明可实现系统级以及单进程的休眠,使进程休眠、唤醒管理更加灵活、方便,可降低传统嵌入式系统休眠唤醒的数据备份及恢复的工作量以及系统休眠时数据备份所占用的大量存储空间,从而提高嵌入式系统运行效率。

    基于PCRAM主存应用的内存管理方法

    公开(公告)号:CN103019955A

    公开(公告)日:2013-04-03

    申请号:CN201110300660.8

    申请日:2011-09-28

    Abstract: 本发明提供一种基于PCRAM主存应用的内存管理方法,应用在由CPU、内存以及外存构建的系统中,该内存管理方法是:将DRAM缓存作为PCRAM主存的缓存,系统将DRAM缓存中的闲置页以循环均衡方式置换到PCRAM主存;于CPU执行写数据的操作时,CPU检测DRAM缓存中是否存在要写的数据页,存在则将数据写入DRAM缓存,否则将要写的数据页由PCRAM主存读入到DRAM缓存之后再进行写操作,实现了CPU写操作时对PCRAM主存所需求的擦写次数及写速度、疲劳特性等性能的需求;于CPU执行读数据的操作时,CPU首先访问DRAM缓存,并在DRAM缓存中未读取到要访问的数据页时,CPU访问PCRAM主存进行读取,实现CPU可直接读取DRAM缓存及PCRAM主存内的数据,大大节省了系统读操作时的工作量。

    基于单存储器的嵌入式设备的启动系统

    公开(公告)号:CN102866896A

    公开(公告)日:2013-01-09

    申请号:CN201110186989.6

    申请日:2011-07-05

    Abstract: 本发明提供一种基于单存储器的嵌入式设备的启动系统,其至少包括:中央处理器,系统总线,外围总线设备,以及一单类型存储器,其中,所述单类型存储器通过所述系统总线与所述中央处理器连接,所述单类型存储器划分有启动程序存储区、内核存储区、文件系统存储区、以及系统RAM区,以使所述嵌入式设备在常规和XIP的两种启动模式下执行启动作业,进而可实现存储空间的共享,根据需求可以调整各个存储区的大小,便于实现软件升级及嵌入式设备的高效运行;同时可简化CPU接口,节约I/O引脚数量,在一些应用中甚至可以使用不带DRAM控制器的CPU以达到节约成本的目的。

    基于单存储器的嵌入式设备的启动系统

    公开(公告)号:CN102866896B

    公开(公告)日:2015-08-26

    申请号:CN201110186989.6

    申请日:2011-07-05

    Abstract: 本发明提供一种基于单存储器的嵌入式设备的启动系统,其至少包括:中央处理器,系统总线,外围总线设备,以及一单类型存储器,其中,所述单类型存储器通过所述系统总线与所述中央处理器连接,所述单类型存储器划分有启动程序存储区、内核存储区、文件系统存储区、以及系统RAM区,以使所述嵌入式设备在常规和XIP的两种启动模式下执行启动作业,进而可实现存储空间的共享,根据需求可以调整各个存储区的大小,便于实现软件升级及嵌入式设备的高效运行;同时可简化CPU接口,节约I/O引脚数量,在一些应用中甚至可以使用不带DRAM控制器的CPU以达到节约成本的目的。

    基于单类型存储器的嵌入式系统的动态存储管理方法

    公开(公告)号:CN103246610A

    公开(公告)日:2013-08-14

    申请号:CN201210032785.1

    申请日:2012-02-14

    Abstract: 本发明提供一种基于单类型存储器的嵌入式系统的动态存储管理方法,该嵌入式系统包括预存有内核及文件系统启动加载信息和引导程序的启动程序存储区及建置有内核及文件系统的系统RAM区,该方法是在引导程序启动后,基于启动信息加载内核与文件系统;然后在系统RAM区标记出已用内存区及可用内存区;最后系统接收到更新或搬移指令时,申请系统RAM区中是否有连续可用的内存块,若是,则写入内核或文件系统的更新或搬移数据,若否,则整理该可用内存区中的碎片并将各该碎片合并成连续可用的内存块,以将内核或文件系统的更新或搬移数据写入该内存块,本发明模糊了内存与外存的界限,统一了存储架构,把外存管理纳入了内存管理之中,解决了不便管理等问题。

Patent Agency Ranking