-
公开(公告)号:CN114629478A
公开(公告)日:2022-06-14
申请号:CN202011454590.7
申请日:2020-12-10
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H03K17/284
Abstract: 本发明提供一种多级信号选择电路、时序调整系统及方法,包括:多级信号选择模块,对输入信号进行多级延迟,输出多级延迟信号;选通模块,基于控制信号选择对应的延迟信号输出;时序调整电路,基于多级信号选择电路输出的时钟信号对超导控制信号进行采样,以得到用于CMOS电路的控制信号。本发明的多级信号选择电路、时序调整系统及方法解决了超导电路与CMOS电路信号交换及同步的时序调节问题,针对时钟信号等需要延迟的信号进行时序上的选择和延迟调节,更加有效地满足CMOS电路及SRAM的工作需求。
-
公开(公告)号:CN116505900A
公开(公告)日:2023-07-28
申请号:CN202210061728.X
申请日:2022-01-19
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H03F3/45
Abstract: 本发明提供一种高速小信号放大电路,包括:差分放大模块包括至少一级依次级联的差分放大器;单端放大模块包括至少一级依次级联的单端放大器;差分放大模块对差分输入信号进行预放大;第一PMOS管的源极接电源电压,栅极接偏置电压,漏极连接第一NMOS管的漏极;第一NMOS管的栅极连接差分放大模块的输出端,源极接地;第一电容连接于第一PMOS管的漏极和单端放大模块的输入端之间;单端放大模块对第一电容输出的信号进行放大。本发明的高速小信号放大电路可将超导SFQ输出的高速小信号在极低温环境下放大至1.2V,具有将低温超导信号与后续CMOS电路进行放大连接的作用,并能实现吉赫信号的放大与传输。
-