-
公开(公告)号:CN116110454A
公开(公告)日:2023-05-12
申请号:CN202211393789.2
申请日:2022-11-08
Applicant: 三星电子株式会社
IPC: G11C11/4097
Abstract: 具有减小的面积的易失性存储器装置可以包括:行解码器,其在第一方向上延伸;列解码器,其在第二方向上延伸;单元区域,其位于行解码器与列解码器之间,并且包括第一读出放大器和连接到第一读出放大器的第一位线;以及第一外围电路区域,其在第一方向上与单元区域间隔开,并且包括连接到第一读出放大器的第一互补位线。第一读出放大器可以被配置为使用第一互补位线执行关于连接到第一位线的第一存储器单元的读/写操作。
-
公开(公告)号:CN116110446A
公开(公告)日:2023-05-12
申请号:CN202211401717.8
申请日:2022-11-09
Applicant: 三星电子株式会社
Abstract: 提供了一种存储器,例如易失性存储器件,能够具有减小的面积。易失性存储器件包括:第一读出放大器;第二读出放大器,与第一读出放大器间隔开;第一标准存储阵列片,设置在第一读出放大器与第二读出放大器之间,并包括与第一读出放大器连接的第一位线和与第二读出放大器连接的第二位线;以及第一参考存储阵列片,在第一标准存储阵列片上设置在第一读出放大器与第二读出放大器之间,并包括与第一读出放大器连接的第一互补位线和与第二读出放大器连接的第二互补位线。
-
公开(公告)号:CN116110455A
公开(公告)日:2023-05-12
申请号:CN202211396461.6
申请日:2022-11-09
Applicant: 三星电子株式会社
IPC: G11C11/4097
Abstract: 易失性存储器装置可以包括:第一读出放大器;第二读出放大器,其在第一方向上与第一读出放大器间隔开;第一垫,其设置在第一读出放大器与第二读出放大器之间,并且包括连接到第一读出放大器的第一位线和连接到第二读出放大器的第二位线;第三读出放大器,其在第二方向上与第二读出放大器间隔开;第四读出放大器,其在第一方向上与第三读出放大器间隔开;以及第二垫,其设置在第三读出放大器与第四读出放大器之间,并且包括连接到第一读出放大器的第一互补位线。
-
公开(公告)号:CN117409832A
公开(公告)日:2024-01-16
申请号:CN202310305605.0
申请日:2023-03-27
Applicant: 三星电子株式会社
Inventor: 鲁光塾
IPC: G11C11/406 , G11C11/26
Abstract: 公开了一种存储器件,其包括存储体和控制逻辑,存储体包括多个存储单元,控制逻辑控制多个存储单元的数据输入/输出操作。控制逻辑测量关于存储体的刷新计数,并基于该刷新计数对存储体执行刷新操作,该刷新计数与导致多个存储单元中的漏电流的至少一个事件的发生次数相关联。
-
公开(公告)号:CN117292727A
公开(公告)日:2023-12-26
申请号:CN202310739695.4
申请日:2023-06-20
Applicant: 三星电子株式会社
Inventor: 鲁光塾
IPC: G11C8/10
Abstract: 提供了存储器芯片和包括该存储器芯片的存储器系统。所述存储器芯片包括:多个存储块,各自包括多个存储单元;以及逻辑电路,被配置为控制所述多个存储块,其中,所述逻辑电路包括:输入/输出焊盘,被配置为向所述多个存储块输入数据和从所述多个存储块输出数据;并且其中,所述逻辑电路进一步被配置为:分配彼此具有位反转关系的块地址码;响应于外部控制来输出模式选择信号,响应于所述模式选择信号指示第一寻址模式来输出外部地址码,响应于模式选择信号指示第二寻址模式来输出与所述外部地址码具有位反转关系的地址码;以及从所述多个存储块当中选择要通过访问命令控制的存储块。
-
公开(公告)号:CN116137169A
公开(公告)日:2023-05-19
申请号:CN202211436176.2
申请日:2022-11-16
Applicant: 三星电子株式会社
Abstract: 一种存储器装置包括:存储器单元阵列,其具有连接至字线和位线的存储器单元;以及时钟缓冲器,其接收用于对存储器单元中的至少一个执行读操作或写操作的时钟信号。时钟缓冲器包括多个串联的时钟中继器,所述多个时钟中继器包括具有不同的不平衡的驱动能力的至少一对时钟中继器。
-
-
-
-
-