图案形成方法和衬底蚀刻方法

    公开(公告)号:CN109659228B

    公开(公告)日:2023-07-18

    申请号:CN201811126880.1

    申请日:2018-09-26

    Abstract: 本申请提供了一种图案形成方法和一种衬底蚀刻方法。一种形成半导体器件图案的方法,包括:在衬底上形成包含第一碳化合物的光刻胶图案;改良所述光刻胶图案的顶表面,以在所述光刻胶图案上形成包含不同于所述第一碳化合物的第二碳化合物的上掩模层;以及使用所述上掩模层和所述光刻胶图案作为蚀刻掩模,蚀刻所述衬底的一部分。

    等离子体处理方法和等离子体处理装置

    公开(公告)号:CN111430207A

    公开(公告)日:2020-07-17

    申请号:CN201910964482.5

    申请日:2019-10-11

    Abstract: 提供了等离子体处理方法和等离子体处理装置。在等离子体处理方法中,将衬底装载到腔室内的下电极上。施加等离子体功率以在所述腔室内形成等离子体。产生具有DC脉冲部分和斜坡部分的非正弦波的电压函数。产生电压函数可以包括设定所述斜坡部分的斜率以及设定所述斜坡部分与所述电压函数的循环的持续时间比,以控制在所述衬底的表面处产生的离子能量分布。将所述非正弦波的偏置功率施加到所述下电极。

    用于制造半导体器件的装置和半导体器件的制造方法

    公开(公告)号:CN111128666A

    公开(公告)日:2020-05-08

    申请号:CN201910825086.4

    申请日:2019-08-30

    Abstract: 一种半导体处理装置包括:腔体外壳;设置在腔壳体中的静电卡盘,静电卡盘被配置成保持半导体晶片;围绕静电卡盘的边缘环,边缘环包括设置在边缘环内的环电极;以及环电压源,被配置成向环电极供应环电压,环电压具有非正弦周期波形,其中,非正弦周期波形的每个周期包括在第一时段期间施加的正电压以及在第二时段期间施加的负电压,并且其中,负电压的大小在第二时段期间增大。

    图案形成方法和衬底蚀刻方法

    公开(公告)号:CN109659228A

    公开(公告)日:2019-04-19

    申请号:CN201811126880.1

    申请日:2018-09-26

    Abstract: 本申请提供了一种图案形成方法和一种衬底蚀刻方法。一种形成半导体器件图案的方法,包括:在衬底上形成包含第一碳化合物的光刻胶图案;改良所述光刻胶图案的顶表面,以在所述光刻胶图案上形成包含不同于所述第一碳化合物的第二碳化合物的上掩模层;以及使用所述上掩模层和所述光刻胶图案作为蚀刻掩模,蚀刻所述衬底的一部分。

    等离子体处理方法和等离子体处理装置

    公开(公告)号:CN111430207B

    公开(公告)日:2025-01-21

    申请号:CN201910964482.5

    申请日:2019-10-11

    Abstract: 提供了等离子体处理方法和等离子体处理装置。在等离子体处理方法中,将衬底装载到腔室内的下电极上。施加等离子体功率以在所述腔室内形成等离子体。产生具有DC脉冲部分和斜坡部分的非正弦波的电压函数。产生电压函数可以包括设定所述斜坡部分的斜率以及设定所述斜坡部分与所述电压函数的循环的持续时间比,以控制在所述衬底的表面处产生的离子能量分布。将所述非正弦波的偏置功率施加到所述下电极。

    用于制造半导体器件的装置和半导体器件的制造方法

    公开(公告)号:CN111128666B

    公开(公告)日:2024-12-13

    申请号:CN201910825086.4

    申请日:2019-08-30

    Abstract: 一种半导体处理装置包括:腔体外壳;设置在腔壳体中的静电卡盘,静电卡盘被配置成保持半导体晶片;围绕静电卡盘的边缘环,边缘环包括设置在边缘环内的环电极;以及环电压源,被配置成向环电极供应环电压,环电压具有非正弦周期波形,其中,非正弦周期波形的每个周期包括在第一时段期间施加的正电压以及在第二时段期间施加的负电压,并且其中,负电压的大小在第二时段期间增大。

    等离子体处理设备和使用其制造半导体器件的方法

    公开(公告)号:CN109427529B

    公开(公告)日:2023-09-08

    申请号:CN201810722273.5

    申请日:2018-06-29

    Abstract: 本发明提供了一种等离子体处理设备和制造半导体器件的方法。所述等离子体处理设备包括:处理室,其具有内部空间;静电卡盘,其在处理室中并且衬底被安装在其上;气体注入单元,其在处理室的一侧将处理气体注入到处理室中;等离子体施加单元,其将注入到处理室的处理气体转变为等离子体;以及等离子体调节单元,其设置在静电卡盘周围并且可操作以调节衬底上的等离子体的密度。

    等离子体处理设备和使用其制造半导体器件的方法

    公开(公告)号:CN109427529A

    公开(公告)日:2019-03-05

    申请号:CN201810722273.5

    申请日:2018-06-29

    Abstract: 本发明提供了一种等离子体处理设备和制造半导体器件的方法。所述等离子体处理设备包括:处理室,其具有内部空间;静电卡盘,其在处理室中并且衬底被安装在其上;气体注入单元,其在处理室的一侧将处理气体注入到处理室中;等离子体施加单元,其将注入到处理室的处理气体转变为等离子体;以及等离子体调节单元,其设置在静电卡盘周围并且可操作以调节衬底上的等离子体的密度。

Patent Agency Ranking