Invention Publication
- Patent Title: 纳米尺度模板结构上的Ⅲ族-N晶体管
- Patent Title (English): Group III-N transistors on nanoscale template structures
-
Application No.: CN201810011903.8Application Date: 2013-06-24
-
Publication No.: CN108054084APublication Date: 2018-05-18
- Inventor: H·W·田 , S·达斯古普塔 , M·拉多萨夫列维奇 , B·舒金 , S·K·加德纳 , S·H·宋 , R·S·周
- Applicant: 英特尔公司
- Applicant Address: 美国加利福尼亚
- Assignee: 英特尔公司
- Current Assignee: 英特尔公司
- Current Assignee Address: 美国加利福尼亚
- Agency: 永新专利商标代理有限公司
- Agent 邬少俊; 王英
- Priority: 13/720,852 20121219 US
- Main IPC: H01L21/02
- IPC: H01L21/02 ; H01L21/283 ; H01L21/285 ; H01L21/84 ; H01L27/12 ; H01L29/06 ; H01L29/20 ; H01L29/201 ; H01L29/423 ; H01L29/66 ; H01L29/778 ; H01L29/78 ; H01L29/80

Abstract:
本发明描述了纳米尺度模板结构上的Ⅲ族‑N晶体管。Ⅲ‑N半导体沟道形成在Ⅲ‑N过渡层上,Ⅲ‑N过渡层形成在诸如鳍状物侧壁的硅模板结构的(111)或(110)表面上。在实施例中,硅鳍状物具有可与Ⅲ‑N外延膜厚度相比拟的宽度,以实现更兼容的晶种层,允许较低的缺陷密度和/或减小的外延膜厚度。在实施例中,过渡层为GaN并且半导体沟道包括铟(In),以增大半导体沟道的导带与硅鳍状物的导带的偏离。在其它实施例中,鳍状物是牺牲性的并且在晶体管制造期间被去除或氧化,或者通过其它方式被转换成电介质结构。在采用牺牲鳍状物的某些实施例中,Ⅲ‑N过渡层和半导体沟道大体上是纯GaN,允许击穿电压高于存在硅鳍状物的情况下可维持的击穿电压。
Public/Granted literature
- CN108054084B 纳米尺度模板结构上的Ⅲ族-N晶体管 Public/Granted day:2022-06-07
Information query
IPC分类: