Invention Publication
- Patent Title: 包括与过孔结合的精细间距背面金属再分布线的互连结构
- Patent Title (English): Interconnect structure comprising fine pitch backside metal redistribution lines combined with vias
-
Application No.: CN201380077033.XApplication Date: 2013-06-29
-
Publication No.: CN105684140APublication Date: 2016-06-15
- Inventor: K·J·李 , J·Y·郑 , H-K·张 , J·缪尔海德 , A·特朗 , P·普瑞 , J·姜 , N·M·帕特尔
- Applicant: 英特尔公司
- Applicant Address: 美国加利福尼亚州
- Assignee: 英特尔公司
- Current Assignee: 英特尔公司
- Current Assignee Address: 美国加利福尼亚州
- Agency: 上海专利商标事务所有限公司
- Agent 何焜
- International Application: PCT/US2013/048792 2013.06.29
- International Announcement: WO2014/209404 EN 2014.12.31
- Date entered country: 2015-11-27
- Main IPC: H01L21/768
- IPC: H01L21/768 ; H01L21/28 ; H01L23/48

Abstract:
本文描述了3D互连结构及其制造方法,其中,金属再分布层(RDL)与穿硅过孔(TSV)一起被集成,并采用了“穿过抗蚀剂镀覆”型工艺流程。氮化硅或碳化硅钝化层可被供于减薄器件晶片背面和RDL之间,从而在工艺流程期间提供密封阻隔和抛光停止层。
Public/Granted literature
- CN105684140B 包括与过孔结合的精细间距背面金属再分布线的互连结构 Public/Granted day:2019-11-05
Information query
IPC分类: