-
-
公开(公告)号:CN1509519A
公开(公告)日:2004-06-30
申请号:CN01821222.0
申请日:2001-10-31
Applicant: 高通股份有限公司
IPC: H03M3/02
Abstract: 在减少功率消耗时可用于控制∑Δ以提供性能所需电平的控制机制。∑Δ模数转换器(ADC)用多级(即,回路或部分)来设计,并当启用更多级时提供改良的性能(例如,较高的动态范围)。控制机制选择性地启用足够数量的级以提供所需的性能,并禁用其余级以保存功率。通过测量经过与信号通道上的∑ΔADC相类似的∑ΔADC的ADC输入信号的一个或多个特性(例如,信号电平),把测得的特性与特定阈电平进行比较,并控制级以便获得期望目标,控制机制可以实现上述功能。在一个实施例中,控制电路包括一个或多个检测器级、一个调节电路以及一个信号处理器。检波器级接收输入信号并提供已检波信号。调节电路接收已检波信号并提供已调节采样。信号处理器接收已调节采样并提供选择性禁用∑ΔADC中零个或多个∑Δ级的控制信号。
-
公开(公告)号:CN1319276A
公开(公告)日:2001-10-24
申请号:CN00801560.0
申请日:2000-07-17
Applicant: 皇家菲利浦电子有限公司
Inventor: D·阿利
IPC: H03M3/02
Abstract: SIGMA-DELTA调制器(10)包括一个连接到正向滤波器的信号输入(34),该正向滤波器包括串行连接的多个N级加法级(28,30,32),以及相应多个与加法级交替排列的积分级(40,42,44),其中N是不小于2的整数;还包括一个模数转换器(ADC)(18),ADC(18)具有连接到第N个积分级(44)的输出的一个输入和一个输出。反馈滤波器包括从ADC(18)的输出连接到数模转换器(DAC)(26)的一个反馈,其中数模转换器(26)通过各个加权(46,48,50)连接到每一个加法级的输入。包括开关装置(58,64)的控制装置(66)用于改变调制器的阶数。为了减少阶数和增加带宽,控制装置旁路第一个积分级(40),并使用第二个积分级(42)作为第一个积分级,反之亦然以增加级数和减小带宽。
-
公开(公告)号:CN1265556C
公开(公告)日:2006-07-19
申请号:CN01821222.0
申请日:2001-10-31
Applicant: 高通股份有限公司
IPC: H03M3/02
Abstract: 在减少功率消耗时可用于控制∑Δ以提供性能所需电平的控制机制。∑Δ模数转换器(ADC)用多级(即,回路或部分)来设计,并当启用更多级时提供改良的性能(例如,较高的动态范围)。控制机制选择性地启用足够数量的级以提供所需的性能,并禁用其余级以保存功率。通过测量经过与信号通道上的∑ΔADC相类似的∑ΔADC的ADC输入信号的一个或多个特性(例如,信号电平),把测得的特性与特定阈电平进行比较,并控制级以便获得期望目标,控制机制可以实现上述功能。在一个实施例中,控制电路包括一个或多个检测器级、一个调节电路以及一个信号处理器。检波器级接收输入信号并提供已检波信号。调节电路接收已检波信号并提供已调节采样。信号处理器接收已调节采样并提供选择性禁用∑ΔADC中零个或多个∑Δ级的控制信号。
-
公开(公告)号:CN1685617A
公开(公告)日:2005-10-19
申请号:CN03823399.1
申请日:2003-08-08
Applicant: 皇家飞利浦电子股份有限公司
IPC: H03M3/02
Abstract: 提供了一种σ-δ调制,其中输入信号馈送给至少两个并联的滤波器,第一滤波器优选是低阶滤波器,且第二滤波器优选是高阶滤波器,其中对滤波器的输出进行加权,且其中对来自至少两个滤波器的被加权的输出进行量化,以便实现具有可变阶的σ-δ调制。
-
公开(公告)号:CN1166066C
公开(公告)日:2004-09-08
申请号:CN99105172.6
申请日:1999-04-26
Applicant: 摩托罗拉公司
Inventor: 特罗伊·里恩·斯特克思塔德 , 道格拉斯·A·加里逖
Abstract: 一个∑-Δ调制器(10)和一种用于将一模拟信号数字化的方法。∑-Δ调制器至少包括一个用于改变∑-Δ调制器(10)的阶的开关(16)。∑-Δ调制器(10)的阶是根据接收到的模拟信号的通信协议来改变的。特别是,∑-Δ调制器(10)的阶对于具有宽信息带宽的通信协议增加。或者,∑-Δ调制器(10)的阶对于具有窄信息带宽的通信协议减小。
-
-
-
公开(公告)号:CN101044685B
公开(公告)日:2012-03-21
申请号:CN200580035658.5
申请日:2005-10-11
Applicant: NXP股份有限公司
Inventor: 罗伯特·海雷科斯·玛格丽塔·范费尔德芬 , 吕西安·约翰内斯·布里门斯
IPC: H03M3/04
Abstract: 一种信号接收机处理电路,用于从例如来自无线电前端(12)的信号功率易受变化的模拟输入信号中分离所期望的信号。所述设备具有可变增益放大器(13)和模数转换器(14),用于向数字信号处理器(15)提供数字信号,数字信号处理器包括数字滤波器。所述设备具有控制单元(16),用于根据输入信号的信号质量,来调整模数转换器(14)和/或数字信号处理器单元(15)的滤波精度。
-
公开(公告)号:CN101044685A
公开(公告)日:2007-09-26
申请号:CN200580035658.5
申请日:2005-10-11
Applicant: 皇家飞利浦电子股份有限公司
Inventor: 罗伯特·海雷科斯·玛格丽塔·范费尔德芬 , 吕西安·约翰内斯·布里门斯
IPC: H03M3/04
Abstract: 一种信号接收机处理电路,用于从例如来自无线电前端(12)的信号功率易受变化的模拟输入信号中分离所期望的信号。所述设备具有可变增益放大器(13)和模数转换器(14),用于向数字信号处理器(15)提供数字信号,数字信号处理器包括数字滤波器。所述设备具有控制单元(16),用于根据输入信号的信号质量,来调整模数转换器(14)和/或数字信号处理器单元(15)的滤波精度。
-
-
-
-
-
-
-
-
-