高压发生装置的曝光控制方法

    公开(公告)号:CN107229241A

    公开(公告)日:2017-10-03

    申请号:CN201710443251.0

    申请日:2017-06-13

    发明人: 高松 彭冲 蒋国强

    IPC分类号: G05B19/042

    摘要: 本发明公开一种高压发生装置的曝光控制方法,单片机检测手闸的开关一档是否按下,若是控制第一触发电路发出预备曝光触发信号至高压发生装置;高压发生装置发送第一信息给单片机;单片机接收第一信息并暂存至缓存器中;单片机检测手闸是否松开,若否解析并判断第一信息是否是预备曝光完成信息,若是显示预备曝光完成信息;单片机检测手闸的开关二档是否按下,若是控制第二触发电路发出开始曝光触发信号至高压发生装置;高压发生装置发送第二信息给单片机;接收第二信息并暂存至缓存器中;单片机检测手闸是否松开,若否解析并判断第二信息是否是曝光完成信息,若是显示曝光完成信息。解决了曝光距离短、抗干扰能力差和因数据通信带来的相关问题。

    状态指示检测装置和方法

    公开(公告)号:CN1284055C

    公开(公告)日:2006-11-08

    申请号:CN02817242.6

    申请日:2002-07-03

    IPC分类号: G05B19/4063

    摘要: 一种状态指示检测装置(SIDM)包括输入存储级(INS)、中间存储级(ISS)和输出存储级(OSS)。状态指示(IN_STATUS)输入到输入存储级(INS)的输入寄存器(INM),然后移位到中间存储级而后再到输出存储级(ISS、OSS)。输入和中间存储级用第一时钟域(A)中的第一参考时钟(CLK-A)工作,输出存储级用第二时钟域(B)中不同的第二参考时钟(CLK-B)工作。根据本发明,只可能在产生保持信号(LOCK)期间读出中间存储级(ISS)的中间寄存器(INT),其中保持信号(LOCK)使当前状态指示保持在中间存储级(ISS)中,并阻止新状态指示从输入存储级(INS)传输。因为保持信号(LOCK)的持续时间涵盖至少一个第二参考时钟周期,所以读出脉冲(STROBE)可以置于保持信号持续时间(LOCKL)内。因此,即使在第一和第二参考时钟(CLK-A、CLK-B)之间不同的相位和/或频率关系下,仍可以避免输出寄存器(0RM)中的亚稳态,且不会丢失硬件装置(HW)输出的任何状态指示。

    用于医疗试剂以及食品的光伏定时标签

    公开(公告)号:CN109036102A

    公开(公告)日:2018-12-18

    申请号:CN201810882426.2

    申请日:2018-08-06

    申请人: 河南大学

    摘要: 本发明公开了一种用于医疗试剂以及食品的光伏定时标签,所述标签整体呈长方形,该标签从上到下依次包括上保护层、电板层、下保护层和粘结层;所述电板层上设置有定时装置;所述定时装置包括微控制器、译码器、显示驱动集成电路、轻触开关和电源;所述电板层包括第一电板层和第二电板层;所述微控制器、译码器和显示驱动集成电路设置在第二电板层上;所述微控制器输入端连接轻触开关、输出端连接译码器,所述译码器连接显示驱动集成电路;所述轻触开关的上部穿出上保护层裸露在外部。本发明实现了在试剂或食品存储容器的表面达到时间提示的功能。

    一种基于FPGA的便携式SSI接口数据解析仪

    公开(公告)号:CN108762141A

    公开(公告)日:2018-11-06

    申请号:CN201810505191.5

    申请日:2018-05-24

    申请人: 常州工学院

    IPC分类号: G05B19/042

    摘要: 本发明公开了一种基于FPGA的便携式SSI接口数据解析仪,包括锂电池组、低压差降压芯片、升压芯片、输出接口、差分接口芯片、FPGA、显示模块;锂电池组分别为低压差降压芯片和升压芯片提供电源,低压差降压芯片分别与差分接口芯片、FPGA、显示模块相连通,升压芯片与输出接口相连通,差分接口芯片与FPGA相互连通,FPGA的信号输送至显示模块。锂电池组由多个大容量锂电池并联而成。本发明具有SSI数据处理速度快、解析码型全、内置锂电池移动方便、可给工作环境传感器供电等特点,可用于各种恶劣工业环境,对SSI接口的高精度传感器进行高速数据解析、故障定位。

    时钟异常检测方法及装置、计算机可读存储介质、设备

    公开(公告)号:CN108958092A

    公开(公告)日:2018-12-07

    申请号:CN201710382047.2

    申请日:2017-05-23

    IPC分类号: G05B19/042 G05B19/048

    摘要: 本发明涉及单片机时钟异常检测方法及装置、计算机可读存储介质、设备,所述方法包括获取单片机与预设设备之间的通讯信号;判断所获取的通讯信号中相邻采样点的时间间隔与预设的采样周期的偏差是否大于预设阈值:若大于则单片机时钟发生异常;所述装置、计算机可读存储介质、设备可以执行上述方法中的各步骤。与现有技术相比,本发明提供的单片机时钟异常检测方法及装置、计算机可读存储介质、设备,可以准确检测单片机时钟是否发生异常,同时不需设置单独的时钟基准电路等外部电路,降低了单片机成本。

    一种基于SOC的采集传输装置

    公开(公告)号:CN106094625A

    公开(公告)日:2016-11-09

    申请号:CN201610476699.8

    申请日:2016-06-27

    IPC分类号: G05B19/042

    摘要: 本发明涉及一种基于SOC的采集传输装置,包括:模数转换单元,用于将模拟信号转换为数字信号;SOC单元,用于接收来自模数转换单元的数字信号并将接收到的数字信号发送出去;以太网接口,与SOC单元连接,用于将SOC单元发出的数据通过以太网接口发送出去。本发明的采集传输装置用SOC电路替代性地实现了对高速数据进行采集、处理并进行数据传输,在不减少功能的情况下,有效的减少电路设计量,减少成本。

    状态指示检测装置和方法
    10.
    发明公开

    公开(公告)号:CN1552005A

    公开(公告)日:2004-12-01

    申请号:CN02817242.6

    申请日:2002-07-03

    IPC分类号: G05B19/4063

    摘要: 一种状态指示检测装置(SIDM)包括输入存储级(INS)、中间存储级(ISS)和输出存储级(OSS)。状态指示(IN_STATUS)输入到输入存储级(INS)的输入寄存器(INM),然后移位到中间存储级而后再到输出存储级(ISS、OSS)。输入和中间存储级用第一时钟域(A)中的第一参考时钟(CLK-A)工作,输出存储级用第二时钟域(B)中不同的第二参考时钟(CLK-B)工作。根据本发明,只可能在产生保持信号(LOCK)期间读出中间存储级(ISS)的中间寄存器(INT),其中保持信号(LOCK)使当前状态指示保持在中间存储级(ISS)中,并阻止新状态指示从输入存储级(INS)传输。因为保持信号(LOCK)的持续时间涵盖至少一个第二参考时钟周期,所以读出脉冲(STROBE)可以置于保持信号持续时间(LOCKL)内。因此,即使在第一和第二参考时钟(CLK-A、CLK-B)之间不同的相位和/或频率关系下,仍可以避免输出寄存器(ORM)中的亚稳态,且不会丢失硬件装置(HW)输出的任何状态指示。