直接转换接收机中的DC偏移消除

    公开(公告)号:CN102195911B

    公开(公告)日:2015-09-02

    申请号:CN201110036091.0

    申请日:2011-02-09

    Abstract: 本发明涉及直接转换接收机中的DC偏移消除。具体地,提供了一种方法,包括使用直接转换接收机来接收信号,同时接收机被设置到选自一定范围的可能增益值的增益。提供多个DC偏移校正值以供DC偏移消除循环使用,每个DC偏移校正值与该一定范围的可能增益值的相应子范围相关联。基于接收机被设置到的增益,而从该多个DC偏移校正值中选择DC偏移校正值。通过将DC偏移消除循环设置到所选择的DC偏移校正值而消除信号中的DC偏移。

    直接转换接收机中的DC偏移消除

    公开(公告)号:CN102195911A

    公开(公告)日:2011-09-21

    申请号:CN201110036091.0

    申请日:2011-02-09

    Abstract: 本发明涉及直接转换接收机中的DC偏移消除。具体地,提供了一种方法,包括使用直接转换接收机来接收信号,同时接收机被设置到选自一定范围的可能增益值的增益。提供多个DC偏移校正值以供DC偏移消除循环使用,每个DC偏移校正值与该一定范围的可能增益值的相应子范围相关联。基于接收机被设置到的增益,而从该多个DC偏移校正值中选择DC偏移校正值。通过将DC偏移消除循环设置到所选择的DC偏移校正值而消除信号中的DC偏移。

    使用受控时钟抖动的分数杂散减小

    公开(公告)号:CN103026629B

    公开(公告)日:2018-02-09

    申请号:CN201180036819.8

    申请日:2011-07-26

    Abstract: 在一个实施例中,装置包括抖动生成器,被配置为接收基准时钟;向基准时钟添加抖动;以及向锁相环路(PLL)输出具有被添加抖动的基准时钟。PPL被用于生成用于收发机的本地振荡器(LO)。抖动控制器向所述抖动生成器输出信号以控制被添加到基准时钟的抖动的特性。具有被添加抖动的基准时钟被用于减小由耦合入PLL的射频(RF)攻击者所引起的分数杂散。

Patent Agency Ranking