Invention Publication
CN103026629A 使用受控时钟抖动的分数杂散减小
失效 - 权利终止
- Patent Title: 使用受控时钟抖动的分数杂散减小
- Patent Title (English): Fractional spur reduction using controlled clock jitter
-
Application No.: CN201180036819.8Application Date: 2011-07-26
-
Publication No.: CN103026629APublication Date: 2013-04-03
- Inventor: L·罗马诺 , A·文卡 , S·达尔托索 , A·米拉尼 , B·布鲁恩
- Applicant: 马维尔国际贸易有限公司
- Applicant Address: 巴巴多斯圣米加勒
- Assignee: 马维尔国际贸易有限公司
- Current Assignee: 马维尔国际贸易有限公司
- Current Assignee Address: 巴巴多斯圣米加勒
- Agency: 北京市金杜律师事务所
- Agent 酆迅
- Priority: 61/368,459 2010.07.28 US
- International Application: PCT/US2011/045396 2011.07.26
- International Announcement: WO2012/015829 EN 2012.02.02
- Date entered country: 2013-01-25
- Main IPC: H03L7/16
- IPC: H03L7/16

Abstract:
在一个实施例中,装置包括抖动生成器,被配置为接收基准时钟;向基准时钟添加抖动;以及向锁相环路(PLL)输出具有被添加抖动的基准时钟。PPL被用于生成用于收发机的本地振荡器(LO)。抖动控制器向所述抖动生成器输出信号以控制被添加到基准时钟的抖动的特性。具有被添加抖动的基准时钟被用于减小由耦合入PLL的射频(RF)攻击者所引起的分数杂散。
Public/Granted literature
- CN103026629B 使用受控时钟抖动的分数杂散减小 Public/Granted day:2018-02-09
Information query