错误处理方法、处理系统及计算设备

    公开(公告)号:CN117149489A

    公开(公告)日:2023-12-01

    申请号:CN202311102335.X

    申请日:2023-08-29

    Abstract: 本申请提供了一种错误处理方法、处理系统及计算设备,方法应用于片上系统,片上系统包括至少一个处理器核和目标节点,至少一个处理器核包括目标处理器核,方法包括:在芯片系统的运行阶段,目标处理器核接收目标节点发送的第一SEI信号;若触发第一SEI信号的错误类型属于预设类型的错误,目标处理器核执行与错误类型匹配的错误处理策略,其中,预设类型的错误包括处理器核的错误和/或中断控制器的错误。在本申请实施例中,当目标处理器核接收到第一SEI信号时,若触发第一SEI信号的错误属于的预设类型的错误,相应地目标处理器核可以执行与错误类型匹配的错误处理策略,相比于基于RAS的错误处理方法,有助于提高错误处理的性能。

    计算机启动方法
    2.
    发明公开

    公开(公告)号:CN111241548A

    公开(公告)日:2020-06-05

    申请号:CN202010013049.6

    申请日:2020-01-07

    Abstract: 本发明提供了一种计算机启动方法,计算机的CPU内设有可信根,该计算机启动方法包括:在所述计算机加电后,执行所述可信根的程序代码;所述可信根对所述计算机的基础固件进行验签;当所述可信根对所述基础固件验签成功时,执行所述基础固件的当前程序代码,使所述基础固件完成对所述CPU的硬件的初始化;所述基础固件对所述计算机的第三方固件进行验签;当所述基础固件对所述第三方固件验签成功时,执行所述第三方固件的当前程序代码,使所述第三方固件加载所述计算机的操作系统。本发明能增强计算机系统的安全性。

    计算机启动方法
    3.
    发明授权

    公开(公告)号:CN111241548B

    公开(公告)日:2022-09-09

    申请号:CN202010013049.6

    申请日:2020-01-07

    Abstract: 本发明提供了一种计算机启动方法,计算机的CPU内设有可信根,该计算机启动方法包括:在所述计算机加电后,执行所述可信根的程序代码;所述可信根对所述计算机的基础固件进行验签;当所述可信根对所述基础固件验签成功时,执行所述基础固件的当前程序代码,使所述基础固件完成对所述CPU的硬件的初始化;所述基础固件对所述计算机的第三方固件进行验签;当所述基础固件对所述第三方固件验签成功时,执行所述第三方固件的当前程序代码,使所述第三方固件加载所述计算机的操作系统。本发明能增强计算机系统的安全性。

    片上系统的密钥管理方法、装置、设备及存储介质

    公开(公告)号:CN111262696A

    公开(公告)日:2020-06-09

    申请号:CN202010042718.2

    申请日:2020-01-15

    Abstract: 本发明提供了一种片上系统的密钥管理方法、装置、设备及存储介质,其中,片上系统内集成有一次性可烧写非易失性存储器,一次性可烧写非易失性存储器包括控制器和存储阵列,密钥管理方法应用于控制器,密钥管理方法包括:接收片上系统的CPU核发送的用于访问片上系统的密钥的访问请求;片上系统的密钥存储于存储阵列中;获取片上系统的当前生命周期状态;根据当前生命周期状态和访问请求携带的访问地址,判断访问请求是否合法;当访问请求合法时,根据访问请求携带的访问类型,对密钥进行管理。本发明能提高片上系统密钥的安全性。

    一种故障注入方法及相关装置
    5.
    发明公开

    公开(公告)号:CN120086047A

    公开(公告)日:2025-06-03

    申请号:CN202510121394.4

    申请日:2025-01-24

    Abstract: 本说明书实施例提供了一种故障注入方法,通过操作系统将目标地址传递给目标固件,通过目标固件向目标地址注入用于触发片上系统的RAS机制的目标错误,以实现向任意目标地址注入目标错误的目的,该故障注入方法无需将目标地址与固件绑定,在需要向不同的目标地址注入目标错误时,只需修改故障注入指令中的目标参数即可,无需重新烧录固件,大大降低了故障注入的复杂度,提升了故障注入方法的灵活性。

    验证方法、装置、电子设备及计算机可读存储介质

    公开(公告)号:CN118245271A

    公开(公告)日:2024-06-25

    申请号:CN202410355832.9

    申请日:2024-03-26

    Abstract: 本申请公开了一种验证方法、装置、电子设备及计算机可读存储介质,该验证方法包括:向硬件系统的目标内存区域注入内存故障;向目标存储区域存储目标内存区域中当前存储的注错后数据,目标存储区域位于硬件系统的非易失性存储器;基于目标存储区域当前存储的数据与注错前数据的比对结果,验证硬件系统的内存故障处理机制;注错前数据为注入内存故障过程中向目标内存区域写入的数据。本申请能够模拟硬件系统在实际工作过程中发生内存故障的场景以及模拟处理器实际工作过程中消费脏数据的行为。基于目标存储区域当前存储的数据与注错前数据的比对结果,可以判断硬件系统对脏数据的消费情况,并将此作为验证结果,实现了对内存故障处理机制的验证。

    片上系统的密钥管理方法、装置、设备及存储介质

    公开(公告)号:CN111262696B

    公开(公告)日:2023-01-03

    申请号:CN202010042718.2

    申请日:2020-01-15

    Abstract: 本发明提供了一种片上系统的密钥管理方法、装置、设备及存储介质,其中,片上系统内集成有一次性可烧写非易失性存储器,一次性可烧写非易失性存储器包括控制器和存储阵列,密钥管理方法应用于控制器,密钥管理方法包括:接收片上系统的CPU核发送的用于访问片上系统的密钥的访问请求;片上系统的密钥存储于存储阵列中;获取片上系统的当前生命周期状态;根据当前生命周期状态和访问请求携带的访问地址,判断访问请求是否合法;当访问请求合法时,根据访问请求携带的访问类型,对密钥进行管理。本发明能提高片上系统密钥的安全性。

    一种频率控制方法及相关装置
    8.
    发明公开

    公开(公告)号:CN119576525A

    公开(公告)日:2025-03-07

    申请号:CN202411464198.9

    申请日:2024-10-18

    Inventor: 李明哲 王旭 何敏

    Abstract: 本说明书实施例提供了一种频率控制方法及相关装置,其中,所述频率控制方法基于包括第一处理器、第二处理器和共享内存的片上系统实现,第二处理器包括应用处理器核,所述应用处理器核用于运行应用程序,在频率控制方法实施时,由第二处理器配置调频模式,在硬件调频模式下,由第一处理器响应第一调节指令,执行硬件调频过程,如此,在整个频率调节过程中,无需第二处理器通过软件方法基于频率控制策略生成频率调节指令,避免了频率调节过程占用应用处理器核的资源的问题,同时第一调节指令的确定与下发无需依赖操作系统内核的调度机制,有利于改善频率调节的响应速度。

Patent Agency Ranking