一种基于可逆逻辑门的4位可逆加/减法器

    公开(公告)号:CN106528045A

    公开(公告)日:2017-03-22

    申请号:CN201611040149.8

    申请日:2016-11-11

    CPC classification number: G06F7/504

    Abstract: 本发明涉及一种基于可逆逻辑门的4位可逆加/减法器,该4位可逆数值比较器与所述4位可逆超前进位加法器连接;还包括一个4位可逆控制电路,该4位可逆控制电路分别与所述4位可逆超前进位加法器和4位可逆控制电路连接;其量子代价QC=82+41+107=230,输入/输出引脚16;输入引脚包含:一个进位输入端Cin、一个控制端Ctrl、6个常量输入端均为‘0’,操作数A、B各4位;输出引脚包含:10个垃圾输出位、1个进位输出端Cout、一个正负标志位sign’、4位输出‘和/差’。本发明能够大幅度减小器件的功耗,降低延时,同时具有加法、减法功能,并具有量子代价低、传输引脚少的特点。

    一种基于可逆逻辑门的4位可逆加/减法器

    公开(公告)号:CN106528045B

    公开(公告)日:2018-12-04

    申请号:CN201611040149.8

    申请日:2016-11-11

    Abstract: 本发明涉及一种基于可逆逻辑门的4位可逆加/减法器,该4位可逆数值比较器与所述4位可逆超前进位加法器连接;还包括一个4位可逆控制电路,该4位可逆控制电路分别与所述4位可逆超前进位加法器和4位可逆控制电路连接;其量子代价QC=82+41+107=230,输入/输出引脚16;输入引脚包含:一个进位输入端Cin、一个控制端Ctrl、6个常量输入端均为‘0’,操作数A、B各4位;输出引脚包含:10个垃圾输出位、1个进位输出端Cout、一个正负标志位sign’、4位输出‘和/差’。本发明能够大幅度减小器件的功耗,降低延时,同时具有加法、减法功能,并具有量子代价低、传输引脚少的特点。

Patent Agency Ranking